protel设计需注意事项

转载 2015年07月11日 10:18:30

1.原理图常见错误:
(1)ERC报告管脚没有接入信号:
   a. 创建封装时给管脚定义了I/O属性;
   b.创建元件或放置元件时修改了不一致的Grid属性,管脚与线没有连上;
   c. 创建元件时Pin方向反向,必须非Pin Name端连线。
(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
(3)创建的工程文件网络表只能部分调入Pcb:生成Netlist时没有选择为Global。
(4)当使用自己创建的多部分组成的元件时,千万不要使用Annotate.

2.PCB中常见错误:
(1)网络载入时报告Node没有找到:
    a. 原理图中的元件使用了PCB库中没有的封装;
    b. 原理图中的元件使用了PCB库中名称不一致的封装;
    c. 原理图中的元件使用了PCB库中Pin Number不一致的封装。如三极管:Sch中Pin Number 为E,B,C, 而PCB中为1,2,3。
(2)打印时总是不能打印到一页纸上:
    a. 创建PCB库时没有在原点;
    b. 多次移动和旋转了元件,PCB板界外有隐藏的字符。选择显示所有隐藏的字符,缩小    PCB, 然后移动字符到边界内。
(3)DRC报告网络被分成几个部分:
表示这个网络没有连通,看报告文件,使用选择Connected Copper查找。
另外提醒朋友尽量使用win2000, 减少蓝屏的机会;多几次导出文件,做成新的ddb文件,减少文件尺寸和Protel僵死的机会。如果作较复杂得设计,尽量不要使用自动布线。

在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、双面布线及多层布线。布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。

自动布线的布通率,依赖于良好的布局,布线规则可以预先设定,包括走线的弯曲次数、导通孔的数目、步进的数目等。一般先进行探索式布经线,快速地把短线连通,然后进行迷宫式布线,先把要布的连线进行全局的布线路径优化,它可以根据需要断开已布的线。并试着重新再布线,以改进总体效果。

对目前高密度的PCB设计已感觉到贯通孔不太适应了,它浪费了许多宝贵的布线通道,为解决这一矛盾,出现了盲孔和埋孔技术,它不仅完成了导通孔的作用,还省出许多布线通道使布线过程完成得更加方便,更加流畅,更为完善,PCB板的设计过程是一个复杂而又简单的过程,要想很好地掌握它,还需广大电子工程设计人员去自已体会,才能得到其中的真谛。

3. 电源、地线的处理

既使在整个PCB板中的布线完成得都很好,但由于电源、地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、地线的布线要认真对待,把电、地线所产生的噪音干扰降到最低限度,以保证产品的质量。

对每个从事电子产品设计的工程人员来说都明白地线与电源线之间噪音所产生的原因,现只对降低式抑制噪音作以表述:

众所周知的是在电源、地线之间加上去耦电容。
尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最经细宽度可达0.05~0.07mm,电源线为1.2~2.5 mm
对数字电路的PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地不能这样使用)
用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。

4. 数字电路与模拟电路的共地处理

现在有许多PCB不再是单一功能电路(数字或模拟电路),而是由数字电路和模拟电路混合构成的。因此在布线时就需要考虑它们之间互相干扰问题,特别是地线上的噪音干扰。
数字电路的频率高,模拟电路的敏感度强,对信号线来说,高频的信号线尽可能远离敏感的模拟电路器件,对地线来说,整人PCB对外界只有一个结点,所以必须在PCB内部进行处理数、模共地的问题,而在板内部数字地和模拟地实际上是分开的它们之间互不相连,只是在PCB与外界连接的接口处(如插头等)。数字地与模拟地有一点短接,请注意,只有一个连接点。也有在PCB上不共地的,这由系统设计来决定。

5、信号线布在电(地)层上

在多层印制板布线时,由于在信号线层没有布完的线剩下已经不多,再多加层数就会造成浪费也会给生产增加一定的工作量,成本也相应增加了,为解决这个矛盾,可以考虑在电(地)层上进行布线。首先应考虑用电源层,其次才是地层。因为最好是保留地层的完整性。

6、大面积导体中连接腿的处理

在大面积的接地(电)中,常用元器件的腿与其连接,对连接腿的处理需要进行综合的考虑,就电气性能而言,元件腿的焊盘与铜面满接为好,但对元件的焊接装配就存在一些不良隐患如:①焊接需要大功率加热器。②容易造成虚焊点。所以兼顾电气性能与工艺需要,做成十字花焊盘,称之为热隔离(heat shield)俗称热焊盘(thermal),这样,可使在焊接时因截面过分散热而产生虚焊点的可能性大大减少。多层板的接电(地)层腿的处理相同。

7、布线中网络系统的作用

在许多cad系统中,布线是依据网络系统决定的。网格过密,通路虽然有所增加,但步进太小,图场的数据量过大,这必然对设备的存贮空间有更高的要求,同时也对象计算机类电子产品的运算速度有极大的影响。而有些通路是无效的,如被元件腿的焊盘占用的或被安装孔、定们孔所占用的等。网格过疏,通路太少对布通率的影响极大。所以要有一个疏密合理的网格系统来支持布线的进行。

标准元器件两腿之间的距离为0.1英寸(2.54mm),所以网格系统的基础一般就定为0.1英寸(2.54 mm)或小于0.1英寸的整倍数,如:0.05英寸、0.025英寸、0.02英寸等。

8、设计规则检查(drc)

布线设计完成后,需认真检查布线设计是否符合设计者所制定的规则,同时也需确认所制定的规则是否符合印制板生产工艺的需求,一般检查有如下几个方面:

线与线,线与元件焊盘,线与贯通孔,元件焊盘与贯通孔,贯通孔与贯通孔之间的距离是否合理,是否满足生产要求。
电源线和地线的宽度是否合适,电源与地线之间是否紧耦合(低的波阻抗)?在pcb中是否还有能让地线加宽的地方。
对于关键的信号线是否采取了最佳措施,如长度最短,加保护线,输入线及输出线被明显地分开。
模拟电路和数字电路部分,是否有各自独立的地线。

 

python写服务器几点注意的地方

import os import time import sys import socket class server(): """ server """ def __init__(sel...
  • github_37157365
  • github_37157365
  • 2018年01月30日 12:10
  • 28

code:blocks安装的过程中几个问题

code:blocks安装的过程中遇到几个问题记录一下1、安装 建议安装稳定版本,自带编译器 codeblocks-16.01mingw-setup.exe(目前是最新版的) 官网地址:https:/...
  • adaixiaoxiao
  • adaixiaoxiao
  • 2016年10月27日 20:58
  • 175

vi使用时的注意事项

1. vi 的基本概念 基本上vi可分为三种操作状态,分别是命令模式(Command mode)、插入模式(Insert mode)和底线命令模式(Last line mode),各模式的功能区...
  • snaking616
  • snaking616
  • 2017年09月20日 15:53
  • 153

protel 99 se原理图设计步骤

protel 99 se原理图设计步骤 1.1 protel 99 se电路板设计步骤   一般而言,设计电路板最基本的过程可以分为三大步骤。 电路原理图的设计 电路原理图的设计主要...
  • mengzhuicanyang
  • mengzhuicanyang
  • 2012年05月31日 16:20
  • 4939

Protel中绘制电阻

POT1 可调电位器(用波浪线表示) POT2 可调电位器(用长矩形表示) RESl 电阻(用波浪线表示) RES2 电阻(用长矩形表示) RES3 可调电阻(用波浪线表示) RES4 可调...
  • u011144681
  • u011144681
  • 2014年07月27日 10:10
  • 504

软需注意事项

考虑拆分:模块/子模块/功能 要求: 功能单一 可重用 描述清晰 输入输出 输入输出约束 前置条件 异常 功能简要说明 功能流程少于3个步骤的可以省略...
  • jichl
  • jichl
  • 2013年05月04日 23:56
  • 1134

kettle 需注意事项

表输入-》插入/更新 插入/更新  目标表要在数据库中已经存在
  • yingying0708
  • yingying0708
  • 2017年08月21日 17:44
  • 127

上传图片时,需注意事项

/** * 后台上传图片 * type 1 为小程序图片 */ public function actionAdd(){ if($_FILES ...
  • u011341352
  • u011341352
  • 2017年10月07日 17:26
  • 88

vue 2.0 需注意事项

1、 template标签只能存在一个根节点(只渲染第一个根节点)
  • bug__maker
  • bug__maker
  • 2017年01月09日 11:06
  • 101

protel99se 与AD 铺地间距的设置 降低PCB不良率

Protel99se  或AD 铺地间距设置如下: 选择design--rules--选择routing下的clerance constraint项--点add--在filter kind项里选择o...
  • mzy202
  • mzy202
  • 2017年05月20日 14:43
  • 1187
内容举报
返回顶部
收藏助手
不良信息举报
您举报文章:protel设计需注意事项
举报原因:
原因补充:

(最多只允许输入30个字)