- 博客(10)
- 资源 (7)
- 收藏
- 关注
原创 I2C Slave Mode
自己写的,stop侦测还有问题待更新`timescale 1ns / 1ps//////////////////////////////////////////////////////////////////////////////////// Company: // Engineer: // // Create Date: 09:42:12 09/06/2012 // Desi
2012-09-27 14:53:33 3517
原创 Modesim SE 安装步骤
1. 先执行ModelSim安装程序2. 执行注册机程序——keygen.exe,产生license文件3. 在第一步安装好的Modeltech_6.2b文件夹中新建一个文件夹,命名为flexlm,将第二步产生的license文件拷入flexlm文件夹4. 修改环境变量,如下图变量名为:LM_LICENSE_FIL
2012-09-19 14:56:53 869
原创 单选按钮控件使用心得
1. 如何知道哪个按钮控件被选上: ((CButton *)GetDlgItem(IDC_RADIO1))->GetCheck();返回1表示选上,0表示没选上。应用实例:void CTabPage3::OnInput() { int Radio1,Radio2,Radio3; //定义Radio控件被选择flag Radio1 = ((CButton*) GetD
2012-09-17 16:31:01 918
转载 VC控件使用总结
VC学习笔记1:按钮的使能与禁止 用ClassWizard的Member Variables为按钮定义变量,如:m_Button1; 则 m_Button1.EnableWindow(true); 使按钮处于允许状态 m_Button1.EnableWindow(false); 使按钮被禁止,并变灰显示 VC学习笔记2:控件的隐藏与显示 用CWnd类的函数B
2012-09-17 14:44:31 644
转载 C8051F340的USBXpress开发包USB通信设计
传统的USB设备驱动程序编写异常复杂,程序员往往很难入手。SILICON Laboratories公司提供的USBXpress开发包大大简化了USB通信的应用和相关驱动程序的开发,只要做好开发前的准备工作,USBXpress开发包完全可以实现USB通信的所有功能。本文介绍USB通信开发的全过程,以及在开发过程中需要注意的事项。(主要针对设备端USB通信进行讲解)1 USBXpress简介由
2012-09-13 16:14:34 6381 2
转载 vector 的应用VC++
vector是C++标准模板库中的部分内容,中文偶尔译作“容器”,但并不准确。它是一个多功能的,能够操作多种数据结构和算法的模板类和函数库。vector之所以被认为是一个容器,是因为它能够像容器一样存放各种类型的对象,简单地说,vector是一个能够存放任意类型的动态数组,能够增加和压缩数据。 简单的使用方法如下: vector test;//建立一个vector test.pu
2012-09-13 14:12:59 610
转载 C++中的vector简单使用范例
首先是vector的声明:#include using namespace std; // 在这里声明...vector i;... 或者#include ...std::vector i; // 在这里显式声明看具体使用:1.vector 的数据的存入和输出: vector v; for(int i =0;i<40;i++)
2012-09-13 14:09:39 627
转载 对C语言编程者的Verilog开发指南实例
本文举例说明了如何用软件实现脉宽调制(PWM),如何将该设计转换成一个可以在FPGA中运行的逻辑块,并能利用存储器映射I/O接口通过软件完成对该逻辑块的控制。通过理解本文讨论的概念和内容,没有太多硬件知识的软件开发人员也能掌握在FPGA上开发硬件的技能。在不远的将来,嵌入式系统设计师将能够根据哪个更有利于解决设计问题来自由选择硬件和软件方案。但直到现在,对于那些想学习硬件设计的软件工程师来说不
2012-09-08 19:14:03 2023
原创 I2C Verilog的实现(一)
TestBench 程序`timescale 1ns / 1psmodule test(sda); reg scl; inout sda; reg sda_out; wire sda_in; reg [7:0] data; reg start_flag, stop_flag; assign sda = sda_out ? 1'bz : 1'b0; assign
2012-09-06 16:38:14 14575 4
原创 I2C Verilog的实现(二)
1. 起始结束信号的判断//---------------------------------------------//start,stop condition judgement//---------------------------------------------wire start, stop;reg sda1, sda2;reg sda11;always @ ( po
2012-09-06 16:23:53 8548 1
VbyOne Spec
2013-03-18
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人