- 博客(11)
- 资源 (23)
- 收藏
- 关注
原创 专利学习笔记4:权利要求书中的注意事项
本文介绍权利要求书中的注意事项。 1、权利要求书有几项权利要求的,应当用阿拉伯数字顺序编号。 2、权利要求书中使用的科技术语应当与说明书中使用的科技术语一致,可以由化学式或者数学式,但是不得有插图。除绝对必要的外,不得使用如说明书......部分所述或者如图......所示的用语。 3、权利要求中的技术特征可以引用说明书附图中相应的标记,该标记应当放在相应的技术特征后并置于括号内,便于
2018-01-27 00:33:40 6570 1
原创 专利学习笔记3:专利申请中的从属权利要求
本文介绍专利申请中“从属权利要求”的撰写方法。 从属权利包含了独立权利要求中的所有技术特征,并且在此基础上补充进去新的技术特征,对独立权利要求或在前的从属权利要求的技术内容进一步限定,使其保护范围变窄。其作用是,当独立权利要求不能批准时,申请人可以对从属权利要求进行改写,使之成为独立权利的要求。 从属权利要求由引用部分和特征部分构成。引用部分写明所引用的权利要求的编号及发明
2018-01-26 23:02:21 2480
原创 专利学习笔记2:专利申请中的独立权利要求
本文介绍专利申请中“独立权利要求”的撰写方法。 权利要求书中的第1项要求是独立权利的要求,其从总体上反映发明或实用新型的技术方案,记载解决问题的必要特征,必须根它来确定专利的保护范围。在一项专利申请中,通常有若干项专利要求,其中第 1项为独立专利要求,其余的通常为从属专利要求。在一项专利申请中,若只有一项权利要求,它就是独立权利要求。 在独立权利要求中,权利要求由前序部
2018-01-26 14:04:52 3057
原创 专利学习笔记1:什么样的发明创造可申请并授予专利
“专利制度是智慧之火添加利益之油”,对于每一个致力于产品研发的工程师,都应该学习必要的专利知识对自己的劳动成果予以保护,本系列学习笔记将从专利的最基本知识入手,一步步深入到电子产品申请专利的各个环节。 本文阐述什么样的发明创造可申请并会授予专利。1、技术主题是否属于专利法规定的保护范围 计算机程序本身、科学发现、疾病的诊断和治疗方法、违反社会公德或妨碍公共利益等的发明创造在我国是不授予
2018-01-26 12:38:24 817
原创 Verilog学习笔记13:使用CPLD内部振荡器
我们在进行CPLD设计时,时钟是一个比不可少的环节,一般使用外部有源振荡器加以实现,这样会占用一定的体积。CPLD的MAX II和V系列带有UFM可以实现内部振荡,其频率如下图所示。其中第1行为内部振荡频率,第2行为4分屏后的输出频率。在这里需要注意的是,振荡频率只是一个范围,并不能确定其精准频率。使用这个频率作为CPLD的工作频率是可以的,但是当做精确定时等频率是不合适的。本文将介绍
2018-01-15 20:58:11 4707
原创 Verilog学习笔记12:使用多核CPU协同编译
在使用Quartus Prime进行编译时,会提示如下警告信息。产生这条警告信息的原因在于我们现在使用的CPU是多核,但是我们没有对如何使用多核CPU编译进行设置,所以提示如下警告信息。本文将讲述如何在Quartus Prime中进行设置,使得多核CPU协同编译。第1种设置方法,通过设置选项加以解决:1、右键点击Project Navigator中的器件选型,在弹出的菜单中选择se
2018-01-15 14:07:05 4570
原创 Verilog学习笔记11:一个完整的工作流程
1本文介绍应用Verilog进行CPLD设计的一个完整流程。电路图如下:引脚47、45、43、40、37、35、33和LED1-LED7相连接,高电平点亮,这个例程仅完成7个发光二极管全部点亮的任务。1、点击File-New菜单,在出现的对话框中,选择Verilog HDL File。2、在新建文件中输入如下程序,程序的具体功能稍后解释。module PassT
2018-01-14 22:42:59 1903
原创 Verilog学习笔记10:建立Quartus Prime工程
本文介绍通过工程向导建立Quartus Prime的方法。1、首先我们启动Quartus Prime,然后选择File-New Project Wizard,打开工程向导,如下图所示,里面介绍了通过向导建立工程的具体步骤,我们点击Next继续。2、在如下图所示的对话框中,选择工程的存储路径、工程名和顶层设计实体名,在这里需要注意的是一般情况下顶层设计实体名需要和工程名维持一
2018-01-14 14:38:51 6692 1
原创 Verilog学习笔记9:USB Blaster下载器的安装
声明:本文仅对于初学者,高手请绕过。本文介绍USB Blaster下载器的安装和使用方法。1、首先安装Quartus Prime,在安装完成后,系统提示是否安装USB Blaster的驱动程序,我们选择将其正确安装。2、插入USB Blaster下载器,系统会提示寻找驱动程序,我们可以指定其位置:C:\intelFPGA_lite\17.1\quartus\drivers\us
2018-01-14 12:54:33 2407
原创 Verilog学习笔记8:Quartus Prime的更新
声明:本文仅对于初学者,高手请绕过。本文介绍Quartus Prime的更新方法,写作本文是最新版本是17.1.1.593,我们将从17.1.0.590更新到17.1.1.593。我们可以从以下网址下载更新文件:http://dl.altera.com/?edition=lite,如下图所示。安装文件下载到硬盘后,就可以进行安装了,安装步骤如下。1、双击Quar
2018-01-14 01:25:36 2397
原创 Verilog学习笔记7:Quartus Prime的安装
声明:本文仅对于初学者,高手请绕过。本文介绍Quartus Prime的安装方法,版本为17.1.0.590。我们可以从Altera的官方网站下载最新版本的Quartus Prime,网址为https://www.altera.com.cn/products/design-software/fpga-design/quartus-prime/download.html,提供3个版本
2018-01-13 23:37:05 5997
哈希计算工具(含C语言源码)
2021-10-06
FET430UIF V3驱动
2016-02-02
modbus master C++源代码
2015-06-03
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人