PCB技术
文章平均质量分 76
rxy1212
这个作者很懒,什么都没留下…
展开
-
信号完整性:PCB走线宽度变化产生的反射
信号完整性:PCB走线宽度变化产生的反射信号完整性:PCB走线宽度变化产生的反射时间:2009-04-21 17:29来源:未知 作者:于博士 点击: 7094次<br /> 在进行PCB布线时,经常会发生这样的情况:走线通过某一区域时,由于该区域布线空间有限,不得不使用更细的线条,通过这一区域后,线条再恢复原来的宽度。走线宽度变化会引起阻抗变化,因此发生反射,对信号产生影响。那么什么情况下可以忽略这一影响,又在什么情况下我们必须考虑它的影响?<br /> 有三个因素和这一影响原创 2011-01-20 16:03:00 · 608 阅读 · 0 评论 -
电源完整性:电容的去耦时间
<br />电容的去耦时间<br /> <br />在电源完整性设计一文中,推荐了一种基于目标阻抗(target impedance)的去耦电容设计方法。在这种方法中,从频域的角度说明了电容选择方法。把瞬态电流看成阶跃信号,因而有很宽的频谱,去耦电容必须在这个很宽的频谱内使电源系统阻抗低于目标阻抗(target impedance)。电容的选择是分频段设计的,每一种容值的电容负责一段频谱范围,超出这个范围的,由其他电容负责构成低阻抗路径。<br />有些人可能对这种频域方法有些困惑,本文从另外一个更直观的角转载 2011-01-20 16:25:00 · 1018 阅读 · 0 评论 -
电源完整性设计(15)电容的去耦半径
电源完整性设计(15)电容的去耦半径时间:2009-04-13 23:34来源:未知 作者:于博士 点击: 5422次电容的去耦半径<br />电容去耦的一个重要问题是电容的去耦半径。大多数资料中都会提到电容摆放要尽量靠近芯片,多数资料都是从减小回路电感的角度来谈这个摆放距离问题。确实,减小电感是一个重要原因,但是还有一个重要的原因大多数资料都没有提及,那就是电容去耦半径问题。如果电容摆放离芯片过远,超出了它的去耦半径,电容将失去它的去耦的作用。<br />理解去耦半径最好的办法就是考察噪声源和电容补偿电流转载 2011-01-20 17:07:00 · 1103 阅读 · 0 评论