i386的段机制

i386中与段机制有关的寄存器有:CS(16bits),DS(16bits),SS(16bits),ES(16bits),GDTR(32bits),LDTR(32bits),用于存放“影子”描述项的寄存器。

CS,DS,SS,ES之所以是16位宽度,是为了与之前的CPU兼容。

i386的段机制的作用是将32逻辑位地址映射成32位的线性地址。32位的线性地址经过i386的页机制映射成32位的物理地址。

GDTR,LDTR中存放的是段描述表的首地址。GDTR存放Global Descriptor Table的首地址,LDTR存放Local Descriptor Table的首地址。

CS,DS,SS,ES16位的结构为:高13位为段描述符下标,接下来的1位是TI,最低2位是RPL。

TI:0时使用GDTR,1时使用LDTR。RPL表示权限等级。0最高,3最低。

CPU根据CS,DS,SS,ES的13位段描述符下标,加上GDTR或LDTR表示的段描述表首地址,可找到相应的段描述符。

从段描述符里面获取段基地址,加上32位逻辑地址作为偏移,计算出线性地址。

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值