对ADC性能的测试。在验证的时候发现ADC模块的精度和AD转换时间的选取有关系。初步验证的结果是选取的转换时间越长,其转换精度越高。(初始条件为ADC转换时钟为48MHZ,输入信号为直流)。
测试时间1:ADIV_8,ADLSTS_20,AVGS_32即t=251us
251us的AD转换时间,精度大约为20mv(公司的程序);
测试时间2:ADIV_1,ADLSTS_2,AVGS_4即t=2.583us
2.583us的AD转换时间,精度大约为50mv;
测试时间3:ADIV_1,ADLSTS_20,AVGS_1即t=1.14583us
1.14583us的AD转换时间,精度大约为60mv;
测试时间4:ADIV_1,ADLSTS_2,AVGS_1即t=0.73us
0.73us的AD转换时间,精度大约为80mv。
(见excel里的数据分析)。
在仔细阅读K60的ADC电气性能参数:
以上ADC电气参数可以说明ADC转换精度与ADC的时钟频率有关。频率越高,ADC的转换有效位就越小。在一个周期采128个点,即所有的转换时间必须在20/128ms=156.25us之内完成,AD采样18路,计算AD的最大转换时间:156.25/18=8.6505us-5us(余量)=3.6505us。在0.73~3.6505之间可取的AD转换时间有18种。但是这18种转换时间里面,ADC设置的时钟频率均为48Mhz,并且Avg=1。有图15可知,ADC的转换精度小于11bits。