- 博客(9)
- 资源 (18)
- 收藏
- 关注
原创 modelsim和quartus 联合调试
下面是基于在Altera Quartus II 下如何调用M odelS im 进行仿真的一个实例。 本来想和上一张 modesin 破解应用一起讲解,但是我在写的时候发现太多了,为了清楚明了,我就单独出了一篇。 Quartus II 9.1,modesim 版本为modesim 6.5a,Quartus无法像ISE 那样方便的直接调用ModelSim,而是需要额外的做一些
2012-04-16 22:07:26 9662 1
原创 quartus PLL 实现 任意分频
1、讲到任意分频,我们就需要借助quartus 强大的硬核 PLL,当然PLL 是模拟电路,是不可能用verilog 或则VHDL 描述出来的,他只是提供给我们一个调用的端口。下面我们就绝缘体实施,任意分频,我们先建立quartus 工程,不再讲解, (1)创建一个Megafunction。此在tools--》MegaWizard Plug- In ........,初次建立 选第一项,点
2012-04-30 01:13:47 20378 1
原创 深入分析 verilog 阻塞和非阻塞赋值
1、学verilog 一个月了,在开发板上面写了很多代码,但是始终对一些问题理解的不够透彻,这里我们来写几个例子仿真出阻塞和非阻塞的区别,我们先上代码 module LED ( CLK, RSTn, scan, flag , c, ,one,two,three,four); input CLK;
2012-04-24 22:13:04 16408
原创 学 CRC 原理和算法的总结
下载本节例子程序 (4.29 KB) CRC是什么东西呢?其实我们大家都不应该会对它陌生,回忆一下?你用过RAR和ZIP等压缩软件吗?它们是不是常常会给你一个恼人的“CRC校验错误”信息呢?我想你应该明白了吧,CRC就是块数据的计算值,它的全称是“Cyclic Redundancy Check”,中文名是“循环冗余码”,“CRC校验”就是“循环冗余校验”。(哇,真拗口,希望大家
2012-04-21 00:45:30 984
原创 modelsim-altera 6.5b 破解和仿真应用
下载破解工具把新的license.txt放到D:\altera\91\modelsim_ae里(具体路径按你自己安装的为准)右击我的电脑,添加环境变量LM_LICENSE_FILEMGLS_LICENSE_FILE变量值均为 D:\altera\91\modelsim_ae\LICENSE.txt一般的说明,只是说要添加LM_LICENSE_FILE,但是,添加MGLS_LIC
2012-04-16 00:27:41 4854 1
原创 fpga的EPCS 配置的2种方法(图文讲解,哈哈,网上互相抄袭的一些文字说明太不明了了)
这里要讲的第一种,是常见的AS方法: 首先就是编译好一个文件以后,就会自动生成.POF和.SOF 的文件,SOF 当然就是给FPGA SRAM 调试用的,POF 就是给AS 下载用的,打开我们的下载对话框,选择下载模式提示一些器件会丢失,因为我们常用的JTAG 模式下面的器件会找不到,因此我们直接确定接下来我们就天剑POF 文件选中 编程,校验,就可以点
2012-04-08 01:00:17 10261 1
原创 verilog 写的1602动态计数器(完善过)
由于前面一个帖子的代码有点瑕疵,这个完善了一点,我吧第二行的第一个作为个位数,第一行的第一位作为十位数,按照01--99进行计数。哈哈,动态刷新哦!!网上太难找到这样的例子了!本人刚学会就贡献给大家,作为初学。请抛砖module LCD ( rst, key1, clk, rw, rs, en, data, ); input clk,
2012-04-06 23:38:21 2652 11
原创 verilog的1602动态显示
在开始,我只想先出出气,他奶奶的!! 接下来,我说下我写这个代码的目的,在网上对于verilog 的1602代码,都只是写一串字符进去,有个鸟用啊!!我们用1602是为了看那几个字符吗??如果是,那么下文你就不用看了,我想应该不是,我们是为了借助这个液晶,显示更多的东西,把芯片内部的一些调试信息,或则是所需要显示的状态及时拿出来给我们看,这个才是目的,显示器,就是为了获取当前的数据,因
2012-04-04 23:03:28 7704 10
翻译 1602LCD主要技术参数
1602LCD主要技术参数:显示容量:16×2个字符芯片工作电压:4.5—5.5V工作电流:2.0mA(5.0V)模块最佳工作电压:5.0V字符尺寸:2.95×4.35(W×H)mm引脚功能说明1602LCD采用标准的14脚(无背光)或16脚(带背光)接口,各引脚接口说明如表10-13所示:编号符号引脚说明编号
2012-04-03 21:33:08 28111
SiLabsMCUExamples.rar
2020-07-23
FPGA驱动LCD1602做的数字时钟
2012-05-22
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人