AD9854的工作原理和应用电路图

更多精彩内容,请微信搜索“FPGAer俱乐部”关注我们

ad9854工作原理

AD9854采用80脚LQFP封装,其内部共有40个8位的控制寄存器,分别用来控制输出信号频率、相位、幅度、步进斜率等,以及一些特殊控制位。下表给出了控制寄存器的分布情况。

 

 

AD9854能够产生多种形式的额输出信号,工作模式的选择是通过对控制寄存器IFH中的三个位(Mode2、Mode1、Mode0)的控制来实现的。见下表。

 

 

事实上,除上述工作方式外,通过不同工作方式的组合控制,还可以产生更多的输出信号形式(例如,非线性调频信号)。下面分别予以介绍。

 

单频模式(SingleTone)

这是AD9854复位后的缺省工作模式。输出频率由写入控制寄存器04H~09H中的48位频率调谐字1(FrequcncyTuningWordI--FTW)决定,相位由控制寄存器00H~01H中的14位相位调谐字决定,1和Q通道的输出信号幅度可分别由控制寄存器21H~22H、23H~24H中的两个12位幅度调整控制字决定。此时,频率调谐字2(FTW2,0AH~0DH)和相位调谐字2(02H~03H)不用。

 

频率调谐字(FTW)=(fout&TImes;2N)/fsysglk

其中,fout;输出信号频率(0~fsysglk/2);

N,相位累加器的分辨率,这里是48位;

fsysglk,系统时钟。

 

值得注意的是,1和Q通道的输出在任何时侯都是正交的。另外,所有频率的改变都是相位连续的。

 

频移键控模式(FSK)

两个频率F1、F2分别由FTW1和FTW2中的值决定,输出哪个频率由Pin29的电平决定。Pin29为“0“,输出F1;Pin29为“I”输出F2。

 

频率渐变FSK(RampedFSK)

AD9854提供一种频率渐变的FSK输出模式,可改善输出信号的带宽性能。其输出滤形与传统的FSK的差别见图1。

 

此时,频率由Fl到F2的变化不是突变的,而是按一定的斜宰逐渐从F1变化到F2.该斜率由20位的渐变速率时钟(RampRateClock-RRC,1AH~1CH)和48位的频率步进字《(DetaFrequencyWord--DFW,10H~15H)寄存器中的值共同决定。

 

 

FTW1寄存器中置低频控制字,FTW2寄存器中置高频控制字;RRC寄存器中置渐变过程中每个中间频率的持续时间控制字。48位的DFW寄存器中的值决定了每次频率步进量。频率的上升或下降由Pin29上的电平决定。Pin29为“0”,上升:Pin29为“1“,下降。当到达终点频率后则停止渐变并保持该终点频率。

 

A.自动三角波形频率输出。若置位控制寄存器1FH中的Triangle位,则无需Pin29脚上的电平控制,AD9854就能按照RRC和DFW寄存器中的设置产生从Fl到F2,然后立刻再从F2到F1的锯齿形频率输出。

 

B.控制位CLRACCI(]FH寄存器中):当该位置“1”时,则停止现行的频率渐变过程,回到起始频率重新开始下一个渐变过程。

 

C.控制位CLRACC2(1FH寄存器中):该位置“1”时,AD9854输出直流信号(0Hz)。

 

二位相移键控模式{BPSK)

这种工作方式的控制类似于FSK模式。两个输出相位P1和P2分别由两个14位相位调整控制字寄存器(00H~0lH,02H~03H)决定;Pin29上的电平决定用哪个作起始相位。输出信号的烦率由FTW1寄存器中的值决定。

 

相位分辨率=360度/2的14次方=0.022033691度

 

线性调频模式(FMChirp)

AD9854按用户所要求的频率分辨率、调频斜率、扫频方向和频宰范围产生精确的线性或非线性调频信号。此时,寄存器FTWl中装入的值决定起点频率;频率步进量由寄存器DFW决定;中间频率持续时间由寄存器RRC决定,Pin29为“保持(Hoid)”功能,高电平时.Chirp过程暂停,输出频率保持此前值不变,直至Pin29又重新变为低电平后,再以原来的斜率继续原Chirp过程。

 

需要注意的是,Chirp模式只规定了起点频率,而没有设定终点频率,所以需要由用户来决定何时停止该过程。若没有及时发出停止指令,频率会持续上升到fsysglk/2为止。

AD9854应用电路图

这里采用了AD9854 这款DDS 芯片, 它在300 MHz 时钟驱动下, 按照乃奎斯特采样定律可以产生最高150 MHz 的信号,为了得到信号较好的频率则一般只得到最高100 MHz 的信号。若要得到高于100 MHz 的信号, 则可采用其高次谐波得到。基于AD9854 的信号发生电路如图所示:

 

 

键盘共设有16个键,由P1.0~P1.3四条行线和P1.4~P1.7四条列线构成。其中包括数字键、单位键及功能键,用来对所需信号的频率、幅度及功能进行控制,最后输出的信号频率、幅度等信息通过液晶显示屏显示出来。显示部分采用国显公司的GXM1602NSL液晶模块,它的核心是HD44780。与W78E58的数据传输采用8位并行传输,可显示两行共32个点阵字符。HD44780支持用户自定义字符,故可以通过编程将频率、幅度、波形等汉字及数字信息显示出来。还采用了通信接口(RS232)与PC机相联,PC机的控制命令可以通过TXD(Pin10)和RXD(Pin11)与W78E58进行交互,控制信号源的输出。

 

 

基于FPGA控制AD9854产生正弦波

用FPGA控制AD9854产生雷达信号源,这里主要向大家介绍如何在FPGA中利用verilog语言(硬件描述语言)控制AD9854产生正弦波。由于我们采用SPI总线的形式实现,主要涉及到时钟信号、片选信号以及正弦波的控制字编写。首先向大家展示一下顶层框图,我们是在uartus/' target='_blank'>QUARTUSII8.1环境下运行的。具体见图一:

 

 

 

从上图可以看出,基于FPGA控制产生正弦波,主要包含以下几部分:

A:时钟分频部分;B:DDS控制信号部分;C:AD9854控制字部分。

 

(一)时钟分频部分

由于我们从外部输入的为50MHZ,而对于SPI总线,根据其协议,时钟一般为100KHZ或者400KHZ,我们用的是10MHZ,涉及到5分频电路设计。具体设计见下图所示:

 

 

(二)DDS控制信号部分

AD9854芯片的复位信号,模式选择信号以及片选信号,都在这部分包含,在这里我们将模式选择和波形关键字信号引脚,直接引至地线处理。AD9854复位和I/O口复位信号都是依靠时钟信号的。片选信号是在时钟信号出现一段时间后产生DDS芯片的片选信号。

 

(三)AD9854控制字部分

这部分主要涉及如何很好的把握时序,我们将预先计算好的控制存在预定的存储器中,通过时钟同步信号有序的读取这些控制字。具体关键部分见下图:

 


本文转载自http://www.eefocus.com/fpga/410397/r0,如涉侵权,请私信小编删除。

============华 丽 的 分 割 线============


想加入我们FPGA学习交流群吗?可以长按或扫描以下二维码,审核通过后我们邀请您加入

这些微信群旨在打造一个提供给FPGA工程开发人员及兴趣爱好者(统称“FPGAer”)进行技术交流、答疑解惑和学习的平台。而且我们也将会通过网络举办FPGA技术讲座,分享相关研究文献 



了解更多FPGA知识可以长按或扫描以下二维码关注FPGAer俱乐部



  • 1
    点赞
  • 26
    收藏
    觉得还不错? 一键收藏
  • 2
    评论
### 回答1: AD630是一款常见的锁相放大器芯片,广泛应用于信号处理、仪器仪表、测量与控制领域。以下是AD630锁相放大器的电路图、原理图以及PCB设计的简要说明: 电路图:AD630的基本电路图包含输入端、控制接口、运算放大器、反向放大器、限幅器、相位检测器和差分放大器等部分。输入端用于输入待放大的信号,经过运算放大器放大后进入相位检测器,相位检测器会将输入信号与参考信号进行比较,从而实现相位差的测量。差分放大器对检测到的相位差信号进行放大输出。 原理图:AD630锁相放大器的原理图可以通过AD630的官方手册或数据手册来获取。原理图包含了各个组成部分的连接、元器件的数值参数等详细信息。根据原理图,可以了解各个环节的功能和作用,更好地理解电路设计的目的和原理。 PCB设计:AD630的PCB设计较为关键,需要注意电路信号的布线和连接,保证信号的良好传输和抗干扰能力。在PCB设计中,需要考虑地线与信号线的分离,合理的地线布局,减小信号与地线之间的耦合;需要注意信号线的走线长度和走线路径,减小信号线之间的相互干扰;同时还需要注意元器件的布局和散热设计,保证整个电路的工作稳定性和可靠性。 综上所述,AD630锁相放大器的电路图、原理图和PCB设计是实现其功能的基础。通过正确理解和设计这些关键环节,可以确保AD630锁相放大器能够正常工作并得到准确的相位测量结果。 ### 回答2: AD630是一款常用的锁相放大器,用于信号测量和调节应用。它的电路图和原理图如下所示: AD630锁相放大器的电路图基本上分为两部分:输入条件电路和输出条件电路。 输入条件电路是由一个差分放大器、一个相移器和一个低通滤波器组成的。差分放大器用于将输入信号进行放大,相移器是用来引入参考信号,并且根据相位差的变化输出一个以参考信号频率为中心的窄带滤波信号。低通滤波器则用于将高频噪声滤除。 输出条件电路是由一个振荡电路和一个平方环节组成的。振荡电路用于将滤波后的信号连接到输出端,以产生一个具有相位和幅度信息的信号。平方环节则用于将该信号平方,以增强信号的幅度以及滤去相位信息。 在pcb设计中,需要将以上电路实现并布局在电路板上。首先,需要进行元件布局,将各个元件(例如差分放大器、相移器、低通滤波器等)合理地放置在电路板上。接下来,需要进行连线布局,将各个元件按照电路图的连接关系进行连线。在连线过程中,需要注意防止干扰和信号串扰。最后,进行地线布局和电源布局,以提供良好的接地和电源稳定性。 综上所述,AD630锁相放大器的电路图原理图是通过输入条件电路和输出条件电路实现的,它的pcb布局需要将这些电路元件合理地布置在电路板上,并进行连线、地线和电源布局。这样才能确保电路的正常工作和稳定性。 ### 回答3: AD630是一种专业级锁相放大器芯片,常用于信号放大和相位检测的应用中。AD630的电路图原理图和PCB设计如下: 电路图原理图:AD630的电路图原理图主要包含四个部分:运算放大器、乘法单元、信号输入和输出以及供电部分。 1. 运算放大器:在电路图原理图中,运算放大器通常使用AD8013等运算放大器芯片。它负责接收输入信号,并将其放大为一个相对较大的输出信号。 2. 乘法单元:乘法单元是AD630的核心部分,用于实现相位检测。它通过将输入信号与本地振荡器信号进行乘法运算,得到一个相位差信号。 3. 信号输入和输出:输入信号通过电阻网络接入到运算放大器的非反馈输入端。输出信号从乘法单元的输出引脚中获取。 4. 供电部分:AD630芯片需要一个稳定的供电电压来工作。在电路图原理图中,它通常使用一些稳压电路和滤波电路来提供必要的供电。 PCB设计:AD630的PCB设计要考虑信号传输的质量和环境噪声的抑制。 1. 信号传输:为了保持信号传输的稳定性,应将信号路径和地线路径分开,并采用良好的信号层布局。同时,应尽量缩短信号线的长度,减少信号损耗。 2. 地线设计:在PCB设计过程中,应合理规划地线的走位和布局,确保地线的低阻抗和低噪声。同时,可以采用跳线和平面连接技术来降低地线的噪声。 3. 电源设计:为了保证AD630芯片的稳定工作,应合理设计供电部分的布局,并使用合适的滤波电路来消除电源噪声。 总之,AD630锁相放大器的电路图原理图和PCB设计需要考虑信号质量和环境噪声等方面,以确保其良好的工作性能。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值