FLEX LOGIX联合创始人王成诚获美国专利局颁发的RAMLinx互连专利

更多精彩内容,请微信搜索“FPGAer俱乐部”关注我们

FLEX LOGIX公司联合创始人王成诚博士获美国专利局正式颁发适用于在eFPGA 阵列内集成自定义RAM的RAMLinx互连专利,新RAMLinx 使得eFPGA阵列能集成不同种类、数量及容量的RAM。

领先的eFPGA IP,架构,和软件供应商今天宣布,其联合创始人王成诚博士发明的一项新的eFPGA 互连专利已由美国专利局正式颁发,U.S. Patent 9,973,194。这项专利使得Flex Logix在2017,2018年获得多项互连专利的基础上更进一步,充分体现了公司的EFLX eFPGA技术平台的创新性。 新专利互连被命名为RAMLinx, 适用于在eFPGA阵列里集成任意种类,数量,容量的RAM。这让使用Flex Logix的EFLX eFPGA IP核的客户不仅能自定义eFPGA 阵列的大小,亦能自定义在 eFPGA 阵列里集成的RAM 的种类、数量、和容量,迅速地获得完全契合客户需求的eFPGA核。

“其他使用传统FPGA技术的厂商是无法达到我们这个专利技术带来的灵活性和优势的,” Geoff Tate, FlexLogix CEO和联合创始人说。 “这项技术是我们的一大竞争优势,因为不同客户的应用需要用到的RAM也是不同的。有些客户只需要很少的RAM,有些则需要很多的RAM, 有些只需单端口,有些要双端口,还要ECC或Parity,更有要用比如TCAM 这种特别类型的,各式各样的需求。传统FPGA 技术只能提供用双端口RAM 做成的“Block RAM”,并只能按固定的比例在阵列里集成,既不灵活成本也高。而FlexLogix 利用RamLinx 专利技术的灵活性就能够满足所有客户的需求。”

Flex Logix的eFPGA阵列是由EFLX4K 或EFLX150 的IP 核拼接而成的。RAMLinx 专利技术利用阵列拼接的缝隙将RAM 集成到阵列里并能通过阵列内部的IO 与eFPGA 的逻辑互连。集成好的RAM 就成为了阵列的一部分,EFLX Compiler 设计软件可以根据RTL 综合的结果来自动连接RAM。

利用RamLinx 连接集成RAM的设计模式还可以延伸用来集成客户自定义的逻辑模块。比如,在5G 或AI应用中会有一些客户需要重复使用某些自定义的逻辑或算法模块。客户可以利用ASIC门来设计这些模块以降低面积或增加性能,然后Flex Logix可以像集成RAM 一样将这些自定义的逻辑或算法模块集成到eFPGA 阵列里,从而极大地增强客户设计的灵活性和性能。


本文转载http://www.eet-china.com/news/article/201805170927,如涉及侵权,请私信小编删除。

============华 丽 的 分 割 线============


想加入我们FPGA学习交流群吗?可以长按或扫描以下二维码,审核通过后我们邀请您加入

这些微信群旨在打造一个提供给FPGA工程开发人员及兴趣爱好者(统称“FPGAer”)进行技术交流、答疑解惑和学习的平台。而且我们也将会通过网络举办FPGA技术讲座,分享相关研究文献 



了解更多FPGA知识可以长按或扫描以下二维码关注FPGAer俱乐部


评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值