CMOS电路的功耗分析

本文详细介绍了CMOS电路中的动态功耗和静态功耗。动态功耗包括翻转功耗(有效功耗)和短路功耗(无效功耗),与系统工作时钟频率和翻转晶体管数目直接相关。静态功耗主要由漏电流引起,包括PN结反向电流、亚阈值漏电流等。随着工艺进步和阈值电压降低,漏电流增加导致静态功耗在总功耗中的比例增大,成为降低系统能耗的关键挑战。
摘要由CSDN通过智能技术生成

CMOS电路中的功耗由两部分组成。第一部分为负载电容充放电时引起的功耗,称为动态功耗,另一部分为漏电流引起的功耗,称为静态功耗。其中,动态功耗包括翻转功耗和短路功耗。

翻转功耗是数字电路要完成功能计算所必须消耗的功耗,称为有效功耗;
短路功耗是由于CMOS在翻转过程中PMOS管和NMOS管同时导通时消耗的功耗,称为无效功耗。

数字CMOS电路的总功耗如公式所示:

在这里插入图片描述
式中,C为结电容,N为单时钟周期内翻转晶体管数目,f为系统工作时钟频率,VDD为供电电压,Qsc。为翻转过程中的短路电量,Ileak为漏电流。

1、动态功耗
CMOS电路翻转过程中,动态功耗是有翻转电流和短路电流引起的功耗。
在这里插入图片描述
当负载电容通过PMOS充电时,电压从0升到VDD,该能量消耗在PMOS器件上,负载电容放电时,电压从VDD降到0,该能量消耗在NMOS器件上。即为翻转功耗

输入信号从低电平到高电平的变化时间在实际过程中不可能为0,而是有一定的上升或者下降时间,该时间内,导致VDD和VS S之间在短期内出现一条直流通路,此时NMOS和PMOS同时导通,即为短路功耗

2、静态功耗
在这里插入图片描述

静态功耗主要有漏电流引起,有以下几部分组成:
1、PN结反向电流I1
2、源极和漏极之间的亚阈值漏电流I2
3、栅极漏电流,包括栅极和漏极之间的感应漏电流I3
4、栅极和衬底之间的隧道漏电流I4

==============================================================
另一方面,为了满足工作频率越来越高的要求,就会降低晶体管的阈值电压,使得晶体管能够高速翻转,但是如果阈值电压太低,晶体管不能完全关断,这将产生很大的静态功耗。

随着工艺的进步,晶体管的尺寸变得越来越小,同时带来了更低的工作电压和更大的漏电流。工作电压的降低减小了晶体管的动态功耗,但是由于主频的提高及晶体管数目的增多,系统的总功耗越来越大。由于漏电流的增加,静态功耗在系统总功耗所占比例越来越大。

  • 5
    点赞
  • 34
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值