学习记录
常见电子系统结构
FLASH——程序加载
SDRAM——程序运行内存
综合与实现
- synthesis
将输入文件翻译成由FPGA内部逻辑资源(LE、RAM、时钟单元)按照某种连接方式组成的逻辑连接(网表),并根据用户要求生成网表文件。 - implementation
实现过程首先将网表文件,通过翻译变成所选器件的内部资源和硬件单元(可配置逻辑块、数字时钟单元、存储单元)然后映射到硬件资源,最后进行布局布线。
FPGA趋势
-
FPGA的基本盘:
机电控制
图形图像处理
高速信号接口
通信与协议
ASIC原型验证 -
FPGA未来的爆发点:
人工智能边缘端
云端加速
模块化结构开发流程
系统规划
模块
时序图
写verilog代码
RTL设计
功能仿真
综合
网表文件
实现
逻辑块映射
布局和布线
时序仿真
板极验证与仿真
1712

被折叠的 条评论
为什么被折叠?



