1、某容量为256MB的存储器由若干4M×8位DRAM芯片构成,该DRAM芯片的地址引脚和数据引脚总数是()
A、19 B、22 C、30 D、36
解答:审题出现问题,题中仅在问“该DRAM芯片”的内容,不该朝256MB上乱考虑。4M=2^22,地址线22根;8位,数据线8根。DRAM地址线一般使用复用技术分时传送行列地址,故22除以2。总数为22/2+8=19。
2、假定用若干个2K×4位的芯片组成一个8K×8位的存储器,则地址0B1FH所在芯片的最小地址是()
A、0000H B、0600H C、0700H D、0800H
解答:先进行4位到8位的位扩展,需要2列;再进行2K到8K的字扩展,4个芯片一组即4行。考虑每一行芯片的地址,目标8K,2^13,现有2K,2^11,故地址线13位,低13~12位经2:4译码后做片选信号,低11~1位做片内地址(注意区分“低几位”和“下标”的对应关系),即:
0000 0000 0000 0000~0000 0111 1111 1111,第一行为0000H~07FFHÿ