汪老师分享 - PLL电路的研究及在信号产生中的应用


🔥 毕业设计和毕业答辩的要求和难度不断提升,传统的毕设题目缺少创新和亮点,往往达不到毕业答辩的要求,这两年不断有学弟学妹告诉学长自己做的项目系统达不到老师的要求。
为了大家能够顺利以及最少的精力通过毕设,学长分享优质毕业设计项目,今天要分享的是:PLL电路的研究及在信号产生中的应用 

1 单元电路的设计

1.1 压控振荡器

压控振荡就是在振荡电路中采用压控元件作为频率控制器件。压控器件一般是用变容二级管,它的电容量受到输入电压的控制,当输入电压变化,就引起了起振荡频率的变化。因此,压控振荡器事实是一种电压——频率变换器。它的特性可用瞬时振荡频率

与控制电压υC之间的关系曲线来表示,如图5-1所示。图上的中心频率是在没有外加控制电压时的固有频率。在一定范围内,与υC之间是线性关系。在线性范围内,这一线性可用下列方程来表示。

 Kr是特性曲线的斜率,称为VCO的增益或灵敏度,量纲为 rad/s.V,它表示单位电压所引起的振荡角频率变化的大小。

图1-1 压控振荡器的特性曲线

1.1.1 压控振荡器MC1648

MC1648是一个8引线双列直插的器件,内部电路图如图1-2所示。压控振荡电路由芯片内部Q8、Q5、Q4、Q1、Q7和Q6,10脚和12脚外接LC谐振回路组成正反馈的正弦振荡电路[4],其振荡频率:

1.3式中L C分别为电感、电容大小,为变容二极管的电容量。

图1-2 MC1648内部原理图

1.1.2 压控振荡电路设计

图1-3为压控振荡电路图。压控振荡器主要由压控振荡芯片MC1648和变容二极管MV209以及谐振回路构成。MC1648需要外接一个由电感和电容组成的并联谐振回路。为达到最佳工作性能,在工作频率要求并联谐振回路的QL≥100。电源采用+5V 的电压,振荡器的输出频率随加在变容二极管上的电压大小变化而变化。通过切换电源来切换电感量,从而改变振荡频率。     

   图1-3 压控振荡电路

1.1.3 变容二级管与开关二级管切换电路

⑴ 变容二极管

变容二级管是一种特制的二级管,它的PN结电容变化范围比较大,正常工作时,变容二级管加反相电压,在其PN结上产生电荷存储,于是相当于一个电容,当反向电压改变时,变容二级管的结电容也发生相应的变化 。

变容二级管的结电容CVD和外加反向偏压UR的关系可用下式表示。

1.3式中UR 是加在变容二极管的反向电压,CVD0为UR=0时 的结电容U0 是接触电位差;n是电容变化系数。

1.2 锁相环式频率合成器的设计

1.2.1锁相环控制

锁相环控制的基本原理框图如图5-5所示。采用锁相环频率合成,可以得到任意频率步进,同时频率稳定度与参考晶振相当,可以达到10-3。锁相环路主要由晶振、参考分频器、压控振荡器(VCO)、鉴频/鉴相器(FD/PD)、低通滤波器(LPF)、可编程分频器组成。它是应用数字逻辑电路将VCO频率一次或多次低至鉴相器频率上,再与参考频率在鉴相电路中进行比较,通过低通滤波器取出误差信号来控制VCO的频率,使之锁定在参考频率的稳定度上,由于采用了大规模集成电路块MC145163,

 

 图1-5锁相环控制电路

将图中的晶振、参考分频器、鉴频鉴相器可编程分频器集成在一个芯片中,不需要再单独设计。同时利用AT89S52来控制MC145163,确定分频系数A、N和发射频率的对应关系。

1.2.3 MCl45163P的相位比较器

图1-7  MC145163的结构图

从图5-7中可以看出,相位比较器(PD)是PLL中的重要部件,MCl45163P中内含两个相位比较器(A和B)。其中相位比较器A是用输

信号边沿判别相位的电路,这种相位比较器只对输入信号的上升沿起作用,与输入信号的占空比无关,由该类相位比较器构成PLL,它的同步带和捕捉带与环路滤波器(LF)无关而为无限大,但实际上将受到压控振荡器 (VCO)控制范围的限制。

1.3 低通滤波器

低通滤波器由三极管和RC电路组成,其电路图如图5-8所示。低通滤波器用于滤除鉴相器输出的误差电压中高频分量和瞬变杂散干扰信号,以获得更纯的控制电压,提高环路稳定性和改善环路跟踪性能和噪声性能。锁相稳频系统是一个相位反馈系统,其反馈目的是使VCO的振荡频率由自有偏差的状态逐步过渡到准确的标准值。而VCO如做调频源用,其瞬时频率总是偏离标准值的。振荡器中心频率不稳主要由温度、湿度、直流电源等外界因素引起,其变化是缓慢的,锁相环路只对VCO平均中心频率不稳定所引起的分量(处于低通滤波器通带之内)起作用,使其中心频率锁定在设定的频率上。因此,输出的调频波的中心频率稳定度很高[8]。

图1-8 滤波电路图

1.4电源电路设计

电源电路如图1-9所示,由于低通需要28V的工作电压、MC1648、单片机、MC145163P等工作电压需要5V,所以变压器的输出只需要接地和15V,考虑到高频信

号产生电路和单片机共用一个电源会互相干扰,所以采取对单片机单独供电。由变压器出来的交流信号经过稳压电路,得到5V和28V的稳定电压。在三端稳压管的输入输出端与地之间连接大容量的滤波电容,使滤掉纹波的效果更好,输出的直流电压更稳定。接小容量高频电容以抑制芯片自激,输出引脚端连接高频电容以减小高频噪声。

图1-9电源电路

1.5电子控制单元电路(ECU)

ECU是控制系统的核心,其作用是对输入的信号进行检测、运算处理和逻辑判断,根据预先存储的控制程序和试验数据,向各执行器发出控制指令,控制各执行器的工作。

89C52是控制系统内部的主要部分,它是整个控制系统的处理单元,AT89C52是一种带4K字节可编程可擦除只读存储器的低电压,高性能CMOS 8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-52 指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C52是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。

1.5.1 89C52单片机的管脚说明 

⑴ VCC:供电电压(5V)  GND:接地

P0口:P0口为一个8位漏级开路双向I/O口。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的低八位。在FIASH编程时,P0口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。

P1口:P1口是一个内部提供上拉电阻的8位双向I/O口。P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为低八位地址接收。

P2口:P2口为一个内部上拉电阻的8位准双向I/O口。当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。

P3口:P3口管脚是8个带内部上拉电阻的准双向I/O口。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流这是由于上拉的缘故。

P3口也可作为AT89C52的一些特殊功能口,如下所示:

P3口管脚备选功能

P3.0 RXD(串行输入口)

P3.1 TXD(串行输出口)

P3.2 /INT0(外部中断0)

P3.3 /INT1(外部中断1)

P3.4 T0(记时器0外部输入)

P3.5 T1(记时器1外部输入)

P3.6 /WR(外部数据存储器写选通)

P3.7 /RD(外部数据存储器读选通)

RST:复位输入。要保持RST脚两个机器周期的高电平时间。当8052通电,

钟电路开始工作,系统即初始复位。常见复位电路如图1-10所示。

图1-10复位电路

2 软件设计

本设计软件的主要作用是用来控制MC145163、以及频率的时时显示。因为输出正弦波的频带范围较宽,又考虑到精确度的要求,当步进为10KHz、控制字为4500H时,输出频率的最大值只能为45MHz,所以为了达到更高的频率,又能提高精确度,必须选择两种不同的标准频率。因为分频数乘于标准频率化成BCD码以后占用的字节数不同,所以要调用两个不同的显示单元。调整频率时,可通过按键来实现,根据调用不同的子程序可以完成分频比加一、加十、减一、减十,当复位键按下时,显示的频率为30MHz。每次判断有按键按下时重新调用存储,写入新的数据,以防掉电时重新复位。软件流程图如图2-1、2-2所示。

图2-1主流程图

图2-2 按键流程图

系统原理图

如果学弟学妹们在毕设方面有任何问题,随时可以私信我咨询哦,有问必答!学长专注于单片机相关的知识,可以解决单片机设计、嵌入式系统、编程和硬件等方面的难题。
愿毕业生有力,陪迷茫着前行!

  • 0
    点赞
  • 4
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值