计数器电路工作原理

原文出自微信公众号【小小的电子之路】

在学习嵌入式系统的过程中,定时器有关内容的学习是必不可少的一个环节。定时器定时功能的实现,最主要的还是靠其内部的计数器。那么,计数器是如何实现计数功能的呢?接下来就来简单介绍一下计数器的实现电路。

1、理论介绍

在计数器的实现电路中,核心器件是D触发器,在触发边沿到来时,D触发器才会将输入端的值存入输出端,其余时刻输出端的值不会随着输入端的变化而变化,从而实现了锁存功能。

计数器是靠多个D触发器级联来实现计数功能的,以四位计数器为例,其原理图如下图所示,D触发器采用上升沿触发的方式,因此,只有当前一个触发器的输出由1变为0时,后一个触发器的输出才能发生翻转,从而可以实现计数功能。

下表是该计数器的四个输出与CP脉冲的关系,可以看出,该计数器可以实现十六进制计数功能。

2、仿真测试

搭建下图所示的仿真原理图,使用七段数码管指示计数状态,最终得到的仿真结果符合上述理论分析。

以上就是本次分享的全部内容,谢谢大家!

  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
好的,关于您的问题,我会根据我的知识为您解答。 首先,我们来看一下74LS90和74LS92芯片的引脚说明和逻辑功能。 74LS90是一个4位二进制同步计数器,其引脚功能如下: - CP(Clock Pulse)时钟输入端 - MR(Master Reset)主复位输入端 - QA~QD 四个二进制计数输出端 - VCC 电源正极 - GND 电源负极 74LS92是一个4位二进制带复位计数器,与74LS90相比,其多了一个异步复位功能,其引脚功能如下: - CP(Clock Pulse)时钟输入端 - MR(Master Reset)主复位输入端 - RCO(Ripple Carry Output)级联输出端 - QA~QD 四个二进制计数输出端 - VCC 电源正极 - GND 电源负极 两者的逻辑功能都是计数器,都可以进行二进制计数,并且具有级联输出端,可以级联多个计数器。 接下来,我们来看一下利用计数器74LS90和74LS92搭建的8421BCD码60进制计数器电路工作原理和实现功能。 首先,我们需要知道8421BCD码的定义,即每个十进制数用四位二进制表示,其中高位表示十位,低位表示个位,如下表所示: | 十进制数 | BCD码 | | -------- | ------- | | 0 | 0000 | | 1 | 0001 | | 2 | 0010 | | 3 | 0011 | | 4 | 0100 | | 5 | 0101 | | 6 | 0110 | | 7 | 0111 | | 8 | 1000 | | 9 | 1001 | 我们需要将74LS90和74LS92级联,用于计数。由于60进制的个位数范围是0~9,因此我们需要对计数器的输出进行译码,将其转换为8421BCD码。 具体电路连接如下: ![60进制计数器电路图](https://img-blog.csdnimg.cn/20210507115120183.png) 其中,74LS90和74LS92级联,作为计数器,输出的二进制码经过译码器(使用74LS47或74LS48芯片)转换为8421BCD码,再经过BCD码加法器(使用74LS283芯片)进行加法运算,最终显示在数码管上。 电路工作原理是,时钟信号输入到74LS90和74LS92的CP端,使其进行计数。每计数到一定数值时,就会触发译码器的输出,将二进制码转换为8421BCD码,再经过加法器进行加法运算,最终显示在数码管上。 这样,我们就可以实现60进制的计数了。 希望我的解答能够对您有所帮助,如果还有其他问题,请随时提问。

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值