在电路设计中,电平匹配是一个基本要求,但常常被忽视,可能导致设备故障和通信异常。本文我们将揭示如何避免因电平不匹配导致的设备故障,并提供实用的设计建议,确保您的电路设计既高效又稳定。
电平匹配是进行电路设计时的一个基本要求,但有时候却很容易被忽略,特别是没有仔细查看外设或者芯片规格书的时候,根据以往经验来设计,带来了一些问题。这类问题只要在设计的时候稍加检查就能被发现,下面的案例1和案例2都是因为没有仔细看CAN隔离模块的电气特性引起的设计错误,其中案例2问题比较隐蔽,还涉及到不同温度下电气特性的变化:
-
MR6450外接5V CAN收发器,工作异常;
-
使用CAN收发器出现偶发性工作异常。
电平匹配在新处理器系统设计时越来越值得注意,现在很多处理器都分多个电平域,有的IO是3.3V,有的是1.8V。电平不匹配会工作不正常,还会带来损坏IO的危险,例如产生电流倒灌而损伤IO口。
I2C电平匹配也是一个经常遇到的问题,下面我们将给出两种不同方案供参考。
TTL和CMOS电平参数定义
我们先看下TTL、CMOS逻辑电平参数定义,参考图1。
图1 TTL和CMOS逻辑电平定义
不同逻辑电平的两个器件要想实现信号可靠传输的前提条件:</