AXI总线协议总结

AXI4总线协议是ARM公司的AMBA 3.0协议核心,支持高性能、高带宽、低延迟的片内通信。其包含AXI4、AXI4-Lite和AXI4-Stream三种类型,分别针对不同需求。AXI4-Lite适合轻量级传输,AXI4-Stream则专注高速流数据。协议基于VALID/READY握手机制,拥有独立的读写地址、数据和响应通道,确保高效传输。
摘要由CSDN通过智能技术生成

在介绍AXI之前,先简单说一下总线、接口以及协议的含义

总线、接口和协议,这三个词常常被联系在一起,但是我们心里要明白他们的区别。

  • 总线是一组传输通道,是各种逻辑器件构成的传输数据的通道,一般由由数据线、地址线、控制线等构成。
  • 接口是一种连接标准,又常常被称之为物理接口。
  • 协议是传输数据的规则。

1.简介

AXI4总线协议是ARM公司提出的AMBA(Advanced Microcontroller Bus Architecture)3.0协议中最重要的部分,是一种面向高性能、高带宽、低延迟的片内总线。

AXI4总线协议规定的数据传输方式是猝发式的。它的地址/控制和数据相位是分离的,支持不对齐的数据传输。在突发传输中,使用首字节选通方式,只需要首地址,在独立的读写数据通道,采用独立的地址、控制和数据周期进行数据传输,支持非对齐方式的数据传输,能够发出多个未解析的地址,从而完成无序的数据传输交易,并更加容易并行时序收敛。

AXI是AMBA 中一个新的高性能协议。AXI 技术丰富了现有的AMBA 标准内容,满足超高性能和复杂的片上系统(SoC)设计的需求。

常用的AXI总线有:AXI4、 AXI_Lite、AXI_Stream。

AXI4:主要面向高性能地址映射通信的需求,允许最大256轮的数据突发传输

AXI4-Lite:是一个轻量级的地址映射单次传输接口,占用很少的逻辑单元;

AXI4-Stream:面向高速流数据传输,去掉了地址项允许无限制的数据突发传输规模。

AXI4总线分为主、从两端,两者间可以连续的进行通信。

2. AXI_Lite 协议

axi总线的6个通道

( 1) 读地址通道, 包含 ARVALID, ARADDR, ARREADY信号;
( 2) 读数据通道, 包含 RVALID, RDATA, RREADY, RRESP信号;
( 3) 写地址通道, 包含 AWVALID, AWADDR, AWREADY信号;

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值