RazaviChap9

本文详细探讨了Analog CMOS Integrated Circuits中运算放大器的设计,包括通用考虑、单级与两级运算放大器的结构、增益提升技术、输出摆幅计算、共模反馈(CMFB)以及噪声和电源抑制比等方面,强调了负反馈在运算放大器中的重要作用以及不同设计选择对性能的影响。
摘要由CSDN通过智能技术生成

Design of Analog CMOS Integrated Circuits Chap9(Razavi)

Operational Amplifiers

运算放大器增益、带宽都与PVT、偏置有关,为什么能用于运算呢?因为负反馈

General Considerations

  • 很久之前,运放的设计是以通用为目标的,但是各种性能之间都存在着trade-off,所以如今的运放都以特定的性能要求为设计目标,设计专用化
  • 关键的性能指标:
    • 增益。不用说,高增益对反馈系统非常重要,能减少误差,提高线性度
    • 小信号带宽。决定运放的速度(主极点位置决定阶跃响应的时间常数大小,直观点说,带宽越宽通过的高频分量越多,信号损失越小)
    • 大信号Behavior:运放要能处理在随时间幅度变化很大的信号,这时会存在非线性问题
    • 输出摆幅:大摆幅要求prefer全差分结构
    • 线性度:提高线性度的方法有用全差分结构消除偶次谐波噪声、尽量提高开环增益
    • 噪声和失调
    • Supply Rejection

One-Stage Op Amps

  • 单端输出结构和全差分结构

    单端输出缺点是输出摆幅为全差分结构的一半,还存在一个mirror pole,限制电路速度,单端CMRR finite,全差分在无mismatch情况下CMRR infinite

  • 闭环输出阻抗与开环输出阻抗没有绝对的关系,因此我们可以提高开环输出阻抗来提高增益,同时保持一个比较低的闭环输出阻抗

  • telescopic cascode结构

    • 高输出阻抗,高增益
    • 电压裕度很小
    • 将输入与输出短接时电压裕度更小,不适合做unity-gain buffer
  • Design Procedure

    1. 分配电流,电流镜电流与核心电路电流之比大约是1:10
    2. 分配电压裕度,电流源一般分配的Vov大一些,PMOS管因为是空穴导电,空穴迁移率小于电子,比起NMOS需要更多Vov。分配好的Vov可以略微改变几十mV,range太大会使设计空间增大
    3. 根据电流和Vov算出W/L
    4. 为了提高电路速度,信号路径上的晶体管一般使用最小的L,其他晶体管可以适当增大L来增大阻抗(需要分配更多Vov)
    5. 确定W参数,作为电流源的管子宽度一般要比信号路径上的管子宽几倍
    6. g m r O ∝ W L / I D g_{m}r_{O}∝\sqrt{WL/I_{D}} gmrO
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值