Design of Analog CMOS Integrated Circuits Chap9(Razavi)
Operational Amplifiers
运算放大器增益、带宽都与PVT、偏置有关,为什么能用于运算呢?因为负反馈
General Considerations
- 很久之前,运放的设计是以通用为目标的,但是各种性能之间都存在着trade-off,所以如今的运放都以特定的性能要求为设计目标,设计专用化
- 关键的性能指标:
- 增益。不用说,高增益对反馈系统非常重要,能减少误差,提高线性度
- 小信号带宽。决定运放的速度(主极点位置决定阶跃响应的时间常数大小,直观点说,带宽越宽通过的高频分量越多,信号损失越小)
- 大信号Behavior:运放要能处理在随时间幅度变化很大的信号,这时会存在非线性问题
- 输出摆幅:大摆幅要求prefer全差分结构
- 线性度:提高线性度的方法有用全差分结构消除偶次谐波噪声、尽量提高开环增益
- 噪声和失调
- Supply Rejection
One-Stage Op Amps
-
单端输出结构和全差分结构
单端输出缺点是输出摆幅为全差分结构的一半,还存在一个mirror pole,限制电路速度,单端CMRR finite,全差分在无mismatch情况下CMRR infinite
-
闭环输出阻抗与开环输出阻抗没有绝对的关系,因此我们可以提高开环输出阻抗来提高增益,同时保持一个比较低的闭环输出阻抗
-
telescopic cascode结构
- 高输出阻抗,高增益
- 电压裕度很小
- 将输入与输出短接时电压裕度更小,不适合做unity-gain buffer
-
Design Procedure
- 分配电流,电流镜电流与核心电路电流之比大约是1:10
- 分配电压裕度,电流源一般分配的Vov大一些,PMOS管因为是空穴导电,空穴迁移率小于电子,比起NMOS需要更多Vov。分配好的Vov可以略微改变几十mV,range太大会使设计空间增大
- 根据电流和Vov算出W/L
- 为了提高电路速度,信号路径上的晶体管一般使用最小的L,其他晶体管可以适当增大L来增大阻抗(需要分配更多Vov)
- 确定W参数,作为电流源的管子宽度一般要比信号路径上的管子宽几倍
- g m r O ∝ W L / I D g_{m}r_{O}∝\sqrt{WL/I_{D}} gmrO∝