信号发生器

仿真是用Quartus II 软件仿真的,语言是verlog hdl,生成矩形波,脉冲波,正弦波,4级m序列(m序列输出一个就行)。 程序下载到开发板后,示波器要能观察到波形。

我的cpld的开发板是emp240的。最好能够通过开发板上按键实现选择输出要的波形,不能的可以分开输出。

设计说明:

    这个设计中,我们将四种波形使用选择开关进行选择输出。

外部连接两个按键,00输出矩形波,01输出脉冲波,10m序列,11输出正弦序列。

系统的仿真效果如下所示:

00:

01:

10:

11:

 

 

 

 

 

使用本程序的注意事项:

上面就是我们的系统,这里使用的QII软件为8.1.

然后整个系统有管脚

            i_clk,//clock

            i_rst,//rest,

            i_key,//key

            o_signal//4 kind of signal

一种四个接口,我这里给你做了最简化处理。

然后我看了下你的板子,貌似你的板子没有多路数字信号输出的功能,所以正弦信号可能没法直接看。

    其余的脚我都给你弄好了,

如果有问题,再修改。

 

 

  • 2
    点赞
  • 3
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

fpga和matlab

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值