【小技巧】FPGA工程综合后出现WNS或者TNS小于零的问题处理

通常情况下,如果出现程序设计不合理,时序优化不到位等问题,vivado在布局布线之后,会出现WNS,TNS小于零的情况,如下图所示:

当WNS和TNS较小时,对于一些低速的FPGA工程,可以忽略,不影响系统的工作性能,而当WNS或者TNS负数较大时,那么必须对其进行时序约束,否则会导致系统工作稳定性变差。

具体操作如下:

 选择

从中找到红色小于0的路径,然后鼠标右击,在弹出菜单中设置set_false_path,然后将产生的约束语句复制到约束文件中:

FALSE PATH就是我们在进行
时序分析时,不希望工具进行分析的那些路径。一般不需要工具时序分析的路径指的是异步的路径,异步路径就是指的不同时钟域的路径。

通过这种方式,可以将时序出现问题的路径进行约束。从而得到大于0的WNS和TNS。

  • 15
    点赞
  • 128
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 2
    评论
在Xilinx FPGA设计中,时序约束是一种用于确保设计在特定时钟频率下能够正常工作的方法。时序约束文件通常使用Xilinx Design Constraints (XDC)格式编写,其中包含了一系列的时序约束规则。 在一个时序约束文件中,可以定义时钟信号的周期、时钟延迟、数据路径的最大延迟等。通过这些约束,综合工具(如Vivado)可以对设计进行详尽的时序分析,以确保设计在时钟频率下能够满足时序要求。 一个常见的时序约束文件示例如下: ``` create_clock -period 10.000 -name sys_clk -waveform {0.000 5.000} \[get_ports sys_clk\] ``` 这个约束指定了一个名为sys_clk的时钟信号,其周期为10.000单位时间,并且时钟信号的波形为一个高电平持续5.000单位时间,然后一个低电平持续5.000单位时间。 在时序约束文件中,还可以定义一些与时序相关的指标,如最差负时序裕量(WNS,Worst Negative Slack)、总的负时序裕量(TNS,Total Negative Slack)、最差保持时序裕量(WHS,Worst Hold Slack)、总的保持时序裕量(THS,Total Hold Slack)等。这些指标可以帮助设计人员评估设计的时序性能,并进行优化。 总之,时序约束在Xilinx FPGA设计中起着至关重要的作用,通过定义时钟周期、数据路径延迟等约束规则,可以确保设计在特定时钟频率下能够正常工作。 #### 引用[.reference_title] - *1* *2* *3* [基于Xlinx的时序分析、约束和收敛(6)----如何读懂vivado下的时序报告?](https://blog.csdn.net/wuzhikaidetb/article/details/128490201)[target="_blank" data-report-click={"spm":"1018.2226.3001.9630","extra":{"utm_source":"vip_chatgpt_common_search_pc_result","utm_medium":"distribute.pc_search_result.none-task-cask-2~all~insert_cask~default-1-null.142^v91^insert_down1,239^v3^insert_chatgpt"}} ] [.reference_item] [ .reference_list ]

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

fpga和matlab

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值