紫光展锐面试——FPGA/IC设计面试面经案例总结

这篇博客总结了紫光展锐的面试案例,涉及技术面试和主管面试,涵盖了数字IC设计流程、逻辑综合、时序分析、EDA工具、Verilog语法、芯片实现等多个方面的问题。面试官关注应聘者的项目理解和实践经验,同时讨论了行业挑战和职业发展规划。
摘要由CSDN通过智能技术生成

目录

面试案例1

一面(技术面试)

二面(主管面试)

三面(主管面试)

面试案例2

一面

二面

三面

面试案例3


面试案例1

一面(技术面试)


自我介绍;

研究生的主要研究方向是什么?

为什么想要应聘数字芯片相关的工作?

简单介绍下数字IC设计流程。

逻辑综合主要做什么?你有实际做过逻辑综合工作吗?

你了解SS corner和FF corner吗?综合时应该使用哪个corner?

综合时需要考虑hold吗?为什么?

提高时钟频率对setup和hold有什么影响?为什么?

hvt、rvt/svt、lvt有什么区别?

c40、c50是指什么概念?有什么区别?

你对EDA工具有过了解吗?

Verilog中if-else和case语句综合出来的电路在面积、速度、功耗方面有什么差异?(通常if-else结构速度较慢,占用的面积小,功耗低。case结构速度较快,占用面积较大,功耗高。࿰

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

fpga和matlab

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值