基于FPGA的低通滤波器的设计实现

这次毕业设计,采用FPGA软硬结合的方法设计低通数字滤波器,首先使用altium designer画出原理图和PCB图,制造出PCB板,对板子进行调试。DA----FPGA----AD,现在的问题是,使用verilog,对AD7683和AD5541进行驱动控制,然后进行FIR低通数字滤波器的设计,且截至频率可调,300Hz---1kHz。

好了,那么现在的难点是:读懂AD7683和AD5541的驱动程序; 找出FIR低通滤波器的各项参数和系数;调通板子。

求助大神啊 求助 求助,输入输出16bit数据,截至频率可调的FIR数字低通滤波器哦 发我邮箱 必有重谢 183379533@qq.com

阅读更多
个人分类: FPGA
想对作者说点什么? 我来说一句

IIR数字滤波器的verilog实现

2010年09月01日 355KB 下载

没有更多推荐了,返回首页

关闭
关闭