主时钟选择基本要点

 

以信道化体制举例,2000MHZ采样,且数据交叠50%,基本多相滤波思路,如40MHZ子信道宽度,抽取率50。由于50%交叠,等价于25抽取率,每个信道数据率40Mhz*2=80MHZ。则若主时钟采用整数倍:80/160/320Mhz,例如选择160Mhz,则资源可实现1:2复用。   依据该思路,可确定主时钟频率。

 

假设交叠率为eta,子信道宽度B,复用率alpha,FPGA主时钟clk:

(1-elta)*clk/B =alpha

11-23 811
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值