4. 第一条ORI的实现

本文详细解读了MIPS架构中的ori指令,介绍了无符号扩展和通用寄存器的工作原理,并探讨了OpenMIPS五级流水线结构及其在ori指令处理中的应用。涉及技术包括逻辑运算、寄存器扩展、指令集和流水线模型。
摘要由CSDN通过智能技术生成

4.1ori指令说明

ori是进行逻辑“或”运算的指令,其格式如图:

在这里插入图片描述

ori指令的指令码是6’b001101,当处理器发现正在处理的指令的高bit是6’b001101时,就知道正在处理的指令是ori指令
指令用法为将16位立即数immediate进行无符号扩展32位,然后 与索引为rs的通用寄存器的值进行逻辑“或“运算,运算结果保存到索引为rt的通用寄存器中。
  • 无符号扩展
    在MIPS32中,一般将n位立即数扩展为32位。其中,符号扩展是将n位立即数的最高位复制到扩展后的32位数据的高(32-n)位,无符号扩展是将扩展后的32位数据的高(32-n)位都设置为0,可以按照如图理解。
    在这里插入图片描述

  • 通用寄存器
    在MIPS32指令集中定义了32个通用寄存器$0-$31,OpenMIPS实现了这32个通用寄存器,使用某一个通用寄存器只需要给出相应索引,这个索引占用5bit,ori指令中的rs、rt就是通用寄存器的索引,例如:当rs为5’b00011时,表示通用寄存器$3.

4.2 流水线结构的建立

4.2.1 流水线的简单模型
数字电路有组合逻辑、时序逻辑之分,其中时序逻辑最基本的器件是寄存器,此处的寄存器不是MIPS架构规定的通用寄存器$0-$31,是类似于D触发器这种数字电路的基本器件。
寄存器按照给定时间脉冲来进行时序同步操作,其使得时序逻辑电路具有记忆功能。而组合逻辑电路则由逻辑门组成,提供电路所有逻辑功能。
如果寄存器的输入端号入输出端存在环路,这样的电路称为状态机。如果寄存器之间有连接,而没有环路,成为流水线。

在这里插入图片描述

在流水线结构中,信号在寄存器之间传递,每传递到一级都会引起相应的组合逻辑电路变化,对这种模型进行抽象描述就是寄存器传输级。(RTL)
4.2.2 原始的OpenMIPS五级流水线结构
扩充图4-3,可以得到OpenMIPS的原始数据流图,这个数据流图还不完整,后续会随着指令增加而丰富。但是这个原始数据流图已经可以表达本章要实现的ori在流水线中的处理过程了。在这里插入图片描述

图中深色部分对应D触发器,深色部分之间的部分对应组合逻辑

在这里插入图片描述 如图是为实现上述数据而设计的OpenMIPS五级流水线系统结构图,图中显示了各个模块的接口、连接关系。
在这里插入图片描述

PS:第四章其余部分内容基本为代码及解释,还有Linux虚拟机部分,我们用另一篇文章讲解时间部分,由于书上代码不全,我会配上自己写的代码及理解。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值