【2021山东大学数字逻辑实验6】 八位寄存器

1、实验内容
①采用D触发器实现同步模4可逆计数器
在掌握同步时序逻辑电路设计方法的基础上,要求采用D触发器、二输入与非门、三输入与非门和异或门设计一个可逆模4计数器,其框图如图3.11所示,其中CP为计数脉冲输入端,CON为可逆计数器的控制端(CON=1进行加计数,CON=0进行减计数),Q2Q1位计数输出端,Z为进位端。同步模4可逆计数器原理图如图3.12所示。
在这里插入图片描述

在这里插入图片描述
②采用JK触发器实现同步模4可逆计数器
实验原理如教材所示:
在这里插入图片描述
在这里插入图片描述

2、实验原理图
①用D触发器实现:
在这里插入图片描述

引脚分配图:
在这里插入图片描述

②用JK触发器实现:
在这里插入图片描述

引脚分配图:
在这里插入图片描述

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值