FPGA外设接口设计
文章平均质量分 91
FPGA技术实战
定期更新分享Intel FPGA、Xilinx FPGA基础技术入门开发,开发环境使用技巧,FPGA高级进阶设计,代码风格、时序收敛、器件架构、高速硬件设计等知识,项目中积累的工作经验。打造一个纯粹的FPGA技术爱好者家园,大家相互交流沟通,每位成员都能收获成长与进步。
展开
-
Altera FPGA与高速ADS4249和DAC3482的LVDS接口设计
引言:本文以TI的ADS4249(ADC)和DAC3482(DAC)之间的接口为例,介绍Altera FPGA与ADC/DAC之间的DDR LVDS接口设计以及时序约束详细设计。本文介绍的实例可方便扩展到具有类似接口格式的其他高速数据转换器设计。原创 2024-09-03 21:46:12 · 1294 阅读 · 0 评论 -
FPGA与高速ADC LVDS数据接口设计考虑
引言:本文描述了ADC和FPGA之间LVDS接口设计需要考虑的因素,包括LVDS数据标准、LVDS接口数据时序违例解决方法以及硬件设计要点。原创 2024-09-02 21:12:20 · 2690 阅读 · 0 评论 -
FPGA与高速ADC接口简介
引言:本文介绍FPGA与高速ADC接口方式和标准以及JESD204与FPGA高速串行接口。原创 2024-09-02 21:05:52 · 2079 阅读 · 0 评论 -
时序约束之Xilinx IDELAYE2应用及仿真笔记
本文我们介绍下Xilinx SelectIO资源内部IDELAYE2资源应用。IDELAYE2原句配合IDELAYCTRL原句主要用于在信号通过引脚进入芯片内部之前,进行延时调节,一般高速端口信号由于走线延时等原因,需要通过IDELAYE2原语对数据做微调,实现时钟与数据的源同步时序要求。原创 2024-04-26 07:30:00 · 1574 阅读 · 0 评论 -
FPGA VS ASIC:5G改变了平衡
多年来,FPGA和ASIC供应商之间一直存在着一场拉锯战解决方案。新的FPGA上引入了一些特性,随着人们对这些特性的了解,这些特性通常被强化到ASIC上,以实现更低的成本、更低的功耗和更大的容量。在新一代产品的早期,这种持续不断的反复工作通常有利于FPGA供应商,然后转向有利于ASIC供应商的长期稳定生产。原创 2024-04-18 17:26:22 · 1078 阅读 · 0 评论 -
Xilinx Kintex-7系列XC7K410T-FFG900外设之DDR3硬件设计
基于K7+C665x为核心的电路板中用到了DDR3存储芯片,现将FPGA外接DDR3时硬件设计中的一些心得做一个简单的分享。原创 2024-04-13 09:52:17 · 1929 阅读 · 1 评论 -
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(二)
上一篇文章我们简单介绍了AD9129的基础知识,包括芯片的重要特性,外部接口相关的信号特性等。本篇我们重点介绍下项目中FPGA与AD9129互联的原理图设计,包括LVDS IO接口设计、时钟电路以、供电设计以及PCB设计。原创 2024-01-14 12:37:30 · 1431 阅读 · 0 评论 -
基于Xilinx K7-410T的高速DAC之AD9129开发笔记(一)
引言:从本文开始,我们介绍下项目中设计的并行LVDS高速DAC接口设计,包括DAC与FPGA硬件接口设计、软件设计等。项目设计高速DAC采用了ADI公司的AD9129,该芯片最大更新速率5.7Gsps,该芯片在宽带通信应用、LTE、雷达信号产生、干扰机等领域有广泛应用。原创 2023-06-05 22:19:19 · 1853 阅读 · 0 评论