这个电路的原理就是,Vda经过分压转变为电压信号,和Vad比较,满足Vad > Vda通过,运放输出电压为高,=5V(因为运放电压是5V),三极管导通。驱动MOS导通,继电器吸和,R12采样电阻有压降,反馈到运放的V-端和Vad相 “加”,若Vad增加满足Vad > Vda,或MOS导通电流过大而造成R12的压降增大满足Vad > Vda,,运放输出低 =0V,三极管截止,MOS关闭,继电器断开。D1,D2,R1,C1,R2,C2保护继电器;R3,C3提高三极管响应速度 |
op电路分析
最新推荐文章于 2023-08-16 11:03:27 发布