在高速数字电路中,信号完整性分析尤为重要,因为高速信号在传输过程中更容易受到各种因素的影响,如衰减、反射、串扰等,从而导致信号失真或错误。广义上的信号完整性(Signal integrality,SI)指的是在高频领域,互联线引起的所有问题。而信号完整性分析则是分析信号在传输、接收和处理过程中是否能够保持其原始形态和信息内容,防止损失、失真或受到干扰,涉及多个方面,包括信号的幅度、相位、频率、时序等特性。
一、传输线理论
传输线作为一种理想的电路元件,由两条导线构成,一条导线作为信号路径,负责传输信号;另一条导线作为返回路径,用于信号的回流。信号在传输线上传输时,传输线的电感、电容等电气特性会影响信号的传输质量。传输线的等效电路模型如下:
信号在传输线上传输时,其传播速度并不是导体内部电子的速度。传输过程中两条导线会产生压差,进而产生电场,此外,传输线上还会有电流流动,故传输线上会有电荷,流过导体时会产生磁场。电场和磁场建立的快慢决定了信号输出的速度。电磁场变化的速度由下式得到:
式中,的单位为in/ns,的值可为1。对于FR-4的板材,若板材的介电常数取值为4,则信号的传输速度为6in/ns。
由上述公式可得到信号在传输线上的时延TD,公式如下:
式中,Len为互连长度。对于FR-4的板材,互连长度为6in时,时延约为1ns。
信号在传输线上传输时,除了有时延,还应该考虑阻抗。若传输线的导线上任意处的横截面积都相同,则传输线是均匀的,阻抗处处相等,这个阻抗叫特性阻抗。但大部分传输线的阻抗并不是唯一值,信号在不同的地方受到的阻抗会有所不同即信号会受到瞬时阻抗的影响。假设在极短的时间内,信号以速度传输的距离为,则信号传播时的电流为:
式中,Q为距离为时需要的电荷量,C为距离为时的导线电容,为单位长度电容,V为信号电压。
结合上式和欧姆定律,可得信号在传输线上受到的瞬时阻抗为:
若介电常数取值为4,CL取值为3.3pF/in,瞬时阻抗为50Ω。
二、延时控制
依据前节所述的传输线理论,信号在传输线上传播时,不可避免地会经历一定的延时。特别是在高频领域中,这种延迟现象对信号的影响显得尤为显著,高频信号具有较短的周期和边沿变化时间,传输线的微小延迟都可能会使信号产生相位偏移增加,引发信号采集错误。
对时延的控制可以合理设计传输线的长度和布局,避免过长或过复杂的线路,以减少信号传输的时间。对与差分信号和并行传输信号,可以采用等长布线方式保证各信号线时延相同。
三、反射控制
若是信号在传输线上收到的阻抗不相同即瞬时阻抗突变,会引起信号反射现象,反射现象会导致信号的波形失真、能量衰减和延迟等问题,从而影响信号的质量。信号传播路径如下图所示。
从电磁波角度分析,入射信号 从A点向C点传播的过程中,经过阻抗不等的区域,在其交界处B会产生反射信号 并回传,透射信号 会继续向前传播。为保证阻抗突变点处电压和电流不能突变,需满足如下关系。
在两阻抗区域根据欧姆定义有如下关系:
由上述两个公式,可得到反射系数 和传输系数 :
反射现象会导致信号出现振铃、台阶、回勾和过冲等,如下图所示。
一般减少反射对信号波形的影响的方法是端接匹配。若信号源端阻抗低于传输线特征阻抗的条件下,通过在信号的源端和传输线之间串接一个电阻,使匹配电阻值与驱动器的输出阻抗之和与传输线的特征阻抗相等,从而抑制从负载端反射回来的信号发生再次反射。此外,还有终端匹配,即增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配以达到消除负载端反射的目的。