74AHCT573PW逻辑芯片中文资料PDF数据手册引脚图规格书产品文档图片价格参数

产品概述:

74AHC573;74AHCT573是高速硅栅CMOS器件,与低功耗肖特基TTL (LSTTL)针脚兼容。该类器件的规格符合JEDEC标准No. 7A。

74AHC573;74AHCT573 由八个D型穿透锁存器组成,具有适用于每个锁存器的单独D型输入和适合总线应用的3态真正输出。锁存使能输入(LE)和输出使能输入(OE)为所有锁存器共用。

针脚LE为高电平时,Dn输入处的数据会输入锁存器。在这种情况下,锁存器是穿透的,即每当与锁存输出对应的Dn输入发生变化时,锁存输出就会随之发生改变。针脚LE为低电平时,锁存器存储LE从高电平跃迁至低电平前的一个设置时间在Dn输入处出现的信息。

针脚OE为低电平时,8个锁存器的内容可在输出处获取。针脚OE为高电平时,输出转为高阻抗关断状态。OE输入的操作不会影响锁存器的状态。

74AHC573;74AHCT573在功能上等同于74AHC373;74AHCT373,但针脚排列不同。

产品特性:

  • 平衡传播延迟
  • 所有输入都具有施密特触发器动作
  • 公共3态输出使能输入
  • 在功能上等同于74AHC373;74AHCT373
  • 输入接受高于VCC的电压
  • 输入电平:
  • 对于74AHC573:CMOS输入电平
  • 对于74AHCT573:TTL输入电平
  • ESD保护:
  • HBM EIA/JESD22-A114E超过2000 V
  • MM EIA/JESD22-A115-A超过200 V
  • CDM EIA/JESD22-C101C超过1000 V
  • 多种封装选择
  • 额定温度范围为-40 °C至+85 °C和-40 °C至+125 °C

规格书参数:

功能图:

引脚图:

元件封装尺寸图:

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值