- 博客(4)
- 资源 (25)
- 收藏
- 关注
翻译 优化基于FPGA的深度卷积神经网络的加速器设计
英文论文链接:http://cadlab.cs.ucla.edu/~cong/slides/fpga2015_chen.pdf翻译:卜居转载请注明出处:http://blog.csdn.net/kkk584520/article/details/47450159【0. 摘要】CNN已经广泛用于图像识别,因为它能模仿生物视觉神经的行为获得很高识别准确率。最近,基于深度学习算法的现代应用高速增长进一步...
2015-08-27 08:16:24 33693 23
翻译 使用专用硬件加速深度卷积神经网络
英文论文链接:http://research.microsoft.com/apps/pubs/default.aspx?id=240715翻译:卜居转载请注明出处:http://blog.csdn.net/kkk584520/article/details/47711755【摘要】最近在多层卷积神经网络的突破导致了识别任务(如大量图片分类和自动语音识别)准确率的大幅提升【1】。这些多层神经网络很大...
2015-08-26 07:11:30 11357 3
翻译 加速器一致性接口
Zynq PS上的加速器一致性接口(Accelerator Coherency Port, ACP)是一个兼容AXI3的64位从机接口,连接到SCU(Snoop Control Unit),为PL提供异步缓存一致性直接访问PS的入口。处理器可以标记ACP上的传输为一致性或非一致性。PL端的AXI主机通过ARUSERS[1:0]指示是否为一致性读传输,通过AWUSERS[1:0]指示写传
2015-08-08 16:37:54 9905 1
原创 SDSoC使用体验
Xilinx 7月20号发布了SDSoC 2015.2软件,这是具有里程碑意义的FPGA(或者更准确说是ARM + FPGA SoC系统)集成开发工具,加快了应用发布的速度。直接通过网页从官网下载速度超慢而且容易中断,尝试了几次不成功,于是改用阿里云主机下载,这个速度超快(有时能达到1MB/s),然后从云主机通过OSS方式下载到本地,解压安装(系统为Windows8 64bit),安装
2015-08-03 01:12:54 20377 11
SDSoC第一个工程
2015-08-08
ZED Board实现AXI-ACP通信例子
2015-08-08
ZED Board AXI-HP通信例子
2015-08-08
ZED Board上编译好的OpenCV依赖库
2014-12-04
ZED-Board从入门到精通系列(六)——Vivado+OpenRISC建立工程时修改过的源码
2014-01-26
实验例程:ZED-Board从入门到精通(三):从传统ARM开发到PS开发的转变
2013-08-16
资源:ZED-Board从入门到精通(一):ZYNQ结构简介
2013-08-10
毕业设计:代码
2011-10-13
毕业设计TMS320VC5509板子原理图
2011-10-13
正式发布:TMS320VC5509A上的无需CSL库的USB底层程序!
2011-05-13
数字通信原理仿真——2PSK调制仿真
2010-07-16
PCB设计终极目标---封装,布局,走线,覆铜
2010-05-19
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人