硬件电路设计
七水_SevenFormer
你好,硬件工程师
展开
-
高速模数混合PCB设计
最近在做一个100M采样的板子,查了一些资料,总结了一下需要注意的一些事项0 补充:多通道AD采集时,每个AD采集芯片电源附近加个隔离电感,10nh就可以。1 ADC开关数字信号输出会产生瞬时噪声,并向后耦合到ADC中敏感的模拟电路部分,从而引发故障。缩短输出走线长度以减小ADC驱动的电容负载有助于减小这一影响,在ADC输出端放置串行电阻也可以降低输出电流尖峰。AD原创 2012-12-25 15:48:09 · 2456 阅读 · 0 评论 -
冲击电流
就是 一打开电源的瞬间,电路中由于有电容,此刻相当于短路,此时流过的电流就是最大,这种电流就叫做冲击电流。就像水倒入空盆中的瞬间,水在盆中急速回旋,甚至冲出盆沿,很急流,就这样。远大于正常工作电流,一般定义为正常工作电流的1.5倍左右。大部分的冲击电流是在开机瞬间产生的。产生的原因大部分是因为电路中有大容量的电解电容,电容在充电的瞬间是相当于短路,容量越大冲击电流和时间就越大越长。解决方法常用转载 2014-12-19 18:41:05 · 5369 阅读 · 0 评论 -
TVS参数详解及选型应用
一、首先了解TVS管的参数,我们以littelfuse的5.0SMDJ系列为例。之最大峰值脉冲功率 Maximum Peak Pulse Power Pppm峰值脉冲功率为ESD器件上瞬间通过的最大功率值,由最大钳位电压Vc和此时脉冲峰值电流Ipp决定的。由上图可以看到5.0SMDJ系列的最大脉冲峰值功率为5000W。还可以看出该系列下的每个型号的Vc*Ip原创 2014-10-31 17:26:31 · 54133 阅读 · 12 评论 -
上电回沟
上电过程上电过程电源不是线性增长原创 2014-10-13 09:30:37 · 9350 阅读 · 0 评论 -
电感饱和
一、电感磁饱和的原因: 电子在原子外层绕著数层轨道旋转,每一层电子旋转都会依愣次定律产生一微弱的磁场,每一层的磁力不同、方向也不同,但合力为零,没有磁性。当一线圈通电流,同样的依愣次定律产生一磁场,磁力线穿过磁性材料(铁心),磁性材料内原子的电子旋转轨道开始转向,以抵消线圈产生的磁力线,线圈电流越大,越多磁性材料电子的旋转方向改变,最后所有磁性材料电子旋转方向都相同时,就是磁饱和。 电感转载 2014-10-23 17:15:32 · 5966 阅读 · 1 评论 -
硬件电路可靠性设计
1、钽电容不建议用25V以上的2、电源输入端建议用固态铝电解电容,磁选液态铝电解电容。不建议钽电容和陶瓷电容。胆电容抗冲击差。3、电源输出端建议钽电容或陶瓷电容。4、BUCK电容(蓄能大电容)建议在PCB板子远端分散布置,这样保证远端供电稳定。这个大电容建议放置在输入端,输出端,远端三个地方放置这个BUCK电容。5、去耦电容距离管脚最好在2mm内,过孔要就近管脚打过孔6、1uf原创 2014-04-23 15:26:36 · 5615 阅读 · 0 评论 -
关于伏秒平衡原理的解释
首先明白什么是伏秒值:伏秒值就是伏秒积,即电感两端的电压V和这段时间T的乘积,顾伏秒值也通常称作为伏秒积。再来看什么是伏秒平衡:伏秒平衡其实是有应用环境的,一般用在开关电路(网上资料都写的是开关电源)。当开关电路稳定工作的时候,一个开关周期内的电感的电流变化量最终为0,即经过电感的电流增量和电感的电流减少量是相等。换句话说,在开关电路中,一个周期因开关作用被分为两段,其中一原创 2014-04-23 16:10:28 · 64532 阅读 · 4 评论 -
如何判断感应电动势方向
楞次定律:楞次定律用来判断感应电流方向:感应电流具有这样的方向,即感应电流的磁场总要阻碍引起感应电流的磁通量的变化。(1)利用楞次定律判定感应电流方向的一般步骤是:① 明确闭合回路中引起感应电流的原磁场方向;② 确定原磁场穿过闭合回路中的磁通量如何变化(是增大还是减小);③ 根据楞次定律确定感应电流的磁场方向。注意“阻碍”不是阻止,阻碍磁通量变指:磁通量增加时,阻碍增加(感应电流的原创 2014-04-16 14:24:38 · 34525 阅读 · 1 评论 -
驱动电流 拉电流 灌电流 吸电流 基础知识
即充,被动输入电流,从输出端口流入; 吸则是主动吸入电流,从输入端口流入拉即泄,主动输出电流,拉电流和灌电流是衡量电路输出驱动能力(注意:拉、灌都是对输出端而言的,所以是驱动能力)的参数原创 2014-03-18 15:11:05 · 6481 阅读 · 0 评论 -
LDO 负载调整率和线性调整率定义 -LOAD REGULATION
http://blog.sina.com.cn/s/blog_98ca54fc01014ua1.html负载调整率和线性调整率 负载调整率 (LOAD REGULATION) 电源负载的变化会引起电源输出的变化,负载增加,输出降低,相反负载减少,输出升高。好的电源负载变化引起的输出变化减到最低,通常指标为3%~5%。 负载调整率是衡量电源好坏转载 2014-02-18 13:37:11 · 10733 阅读 · 0 评论 -
运放输入阻抗的而选取
这句话有适用的环境。一般讲:采集信号 1.信号源为电压源,输入阻抗越大越好; 2.信号源为电流源,输入阻抗越小越好;采集功率 1.输入阻抗要与源阻抗一致合成一句话,就是源和负载的阻抗要匹配(不同的应用场合,“匹配”的涵义不一样)转载 2013-10-06 15:26:15 · 3169 阅读 · 0 评论 -
变压器阻抗匹配-考虑线圈感抗吗
这个问题比较含糊。只能从阻抗匹配的原理着手来解释。考虑纯电阻电路,对于任何一个电源来说都存在着内阻,也就是说,电源可以等效成一个恒压源和一个电源内阻的串联电路。当电源接上负载以后,如果负载的电阻和电源的内阻相等的情况下,负载上所获得的电功率是最大的。这就是为什么要用变压器来实现阻抗匹配的原理。变压器的初级线圈和次级线圈可以看成两个电感转载 2013-07-20 11:01:53 · 4357 阅读 · 0 评论 -
DDR中端接技术基本概念
端接技术主要分为三种端接方式:串行端接,并行端接,差分端接关于三种端接电阻的位置:串行端接电阻多用作源端阻抗匹配,故一般放置靠近信号源所在端,如cpu的clk。并行端接电阻多用于负载端阻抗匹配,故一般放置靠近负载一侧。其中差分端接属于并行短接,个人观点。串行端接电阻记作Rs,并行端接电阻记作Rt。如图1:原创 2013-06-03 16:03:54 · 7918 阅读 · 1 评论 -
蛇形线走线注意要点
http://blog.csdn.net/xiangyuqxq/article/details/7272040在设计PCB的时候,往往会遇见为了保证传输延迟一致,使用蛇形走线的方式来控制延时。蛇形线的拐角要为45度或者圆角,以避免反射。蛇形线中平行的部分会有耦合电容电感产生,影响信号的传播。为了避免蛇形线自身的串扰,间距(图中S)要足够大,一般要求间距要大于3H到4H,H指信号转载 2013-04-03 12:16:43 · 4629 阅读 · 0 评论 -
《电路》换路定则的理解
在电路中,当电路发生变化时:对于电容:其电容两端电压值不能跳变,这句话我一直没理解是什么意思,今天看了看课本才明白,我没搞清楚两端电压和电容的两个极板上的电势的关系。其实电容极板上的电势是可以发生突然跳变的,实际上,通常说的电容电压不能突变中的电压指的是两个电容极板之间的电势差,如果你选择其中一个极板的电势为0,则另一端的电势就等于这个电容的电势差,即电压。总结:扔一个瞬时前后,电容两端的电压原创 2012-03-29 16:15:56 · 5835 阅读 · 0 评论