luuuugang
码龄7年
求更新 关注
提问 私信
  • 博客:6,999
    6,999
    总访问量
  • 11
    原创
  • 9
    粉丝
  • 32
    关注
IP属地以运营商信息为准,境内显示到省(区、市),境外显示到国家(地区)
IP 属地:上海市
加入CSDN时间: 2018-04-07
博客简介:

luuuugang的博客

查看详细资料
个人成就
  • 获得5次点赞
  • 内容获得0次评论
  • 获得46次收藏
  • 博客总排名1,809,301名
创作历程
  • 5篇
    2023年
  • 6篇
    2022年
成就勋章
TA的专栏
  • Verilog自学
    5篇
  • 时序相关
    2篇
  • 计算机组成原理
    1篇
  • 数字电路基础
    1篇
  • AMBA总线学习
    2篇
  • verilog代码实例

TA关注的专栏 1

TA关注的收藏夹 0

TA关注的社区 0

TA参与的活动 0

创作活动更多

『技术文档』写作方法征文挑战赛

在技术的浩瀚海洋中,一份优秀的技术文档宛如精准的航海图。它是知识传承的载体,是团队协作的桥梁,更是产品成功的幕后英雄。然而,打造这样一份出色的技术文档并非易事。你是否在为如何清晰阐释复杂技术而苦恼?是否纠结于文档结构与内容的完美融合?无论你是技术大神还是初涉此领域的新手,都欢迎分享你的宝贵经验、独到见解与创新方法,为技术传播之路点亮明灯!

55人参与 去参加
  • 最近
  • 文章
  • 专栏
  • 代码仓
  • 资源
  • 收藏
  • 关注/订阅/互动
更多
  • 最近

  • 文章

  • 专栏

  • 代码仓

  • 资源

  • 收藏

  • 关注/订阅/互动

  • 社区

  • 帖子

  • 问答

  • 课程

  • 视频

搜索 取消

(二)同步与异步

电路中所有受时钟控制的单元,全部由一个统一的全局时钟控制。有效避免电路设计中竞争冒险现象。减少整个电路受毛刺和噪声的影响可能。产生时钟偏斜(Clock skew)和时钟抖动(Clock Jitter)。时钟树综合需要假如大量的延迟单元,使得电路的面积和功耗大大增加。同步时钟定义分类。
原创
发布博客 2023.05.13 ·
945 阅读 ·
1 点赞 ·
0 评论 ·
4 收藏

(一)数值表示与函数任务

基于语言的设计(设计团队可以重用或修改以前的设计,以保持更先进工艺的一致性)且(随着器件物理尺寸的缩小,电路密度的提高,基于原有HDL模型进行综合生成的电路同样具有更高的性能)。
原创
发布博客 2023.05.13 ·
144 阅读 ·
0 点赞 ·
0 评论 ·
0 收藏

IC设计流程

整个设计是迭代过程,任何一步不满足需求都需要重复之前的步骤。
原创
发布博客 2023.05.13 ·
158 阅读 ·
0 点赞 ·
0 评论 ·
0 收藏

时序违例修复

建立时间与工艺、温度、电压、时钟周期有关。保持时间与时钟周期无关。建立保持时间是芯片本身的特性,它们的存在是触发器内部的特性,在屏蔽毛刺方面起到了一定作用。
原创
发布博客 2023.05.07 ·
745 阅读 ·
3 点赞 ·
0 评论 ·
16 收藏

静态时序分析

静态时序分析(Static Timing Analysis,简称STA)通过工具对同步电路中所有存在的时序路径进行分析,根据给定工作条件下(PVT)的时序库\lib文件,计算信号在这些路径上的传播延时,检查信号的建立时间与保持时间是否满足约束,寻找所有组合逻辑最坏的延迟情况。关键路径(Critical Path)同步逻辑电路中,逻辑路径延迟最大的路径(应该还要加上布线延迟),也就是说关键路径是对整个设计起决定性影响的时序路径。STA的时序路径中,起点只能是设计的基本输入端口或者内部寄存器的时钟输入端。
原创
发布博客 2023.05.07 ·
268 阅读 ·
0 点赞 ·
0 评论 ·
1 收藏

(一)计算机系统概述

计算机组成原理,参考王道408教学
原创
发布博客 2022.09.12 ·
189 阅读 ·
0 点赞 ·
0 评论 ·
1 收藏

数字电子技术基础(上)

参考《数字电子技术基础》王红老师著 一书
原创
发布博客 2022.09.11 ·
915 阅读 ·
0 点赞 ·
0 评论 ·
6 收藏

三 仲裁器的设计

固定优先级 -- Fixed Priority思路:假设最低位优先级最高,从低位到高位依次去判断,借助一个pre_req来记录低位是否已经有了request,如果第i位有了request,那么第i+1位一直到最高位的pre_req都是1。实现方式一//Fixed Priority Arbitermodule fixed_prior_arb #( parameter REQ_WIDTH=3)( input[REQ_WIDTH-1:0] req, output[REQ_WIDTH-1:0
原创
发布博客 2022.04.26 ·
584 阅读 ·
0 点赞 ·
0 评论 ·
5 收藏

一 总线和协议

如何集成各种组件?在这里我们应当考虑的问题如何支持不同的访问模式 如何保证数据的无错误移动 如何提供快速的响应时间和足够的带宽 如何通过CPU访问所有的组件 ...补充概念ROM、RAM、DRAM、SRAM、FLASH区别ROM:系统停止供电后仍可以保持数据。 ​​​​​​​ROM有很多种,PROM是可编程的ROM,PROM和EPROM(可擦除可编程ROM)两者区别是,PROM是一次性的,也就是软件灌入后,就无法修改了,这种是早期的产品,现在已经不可能使用了,而EPROM是
原创
发布博客 2022.04.24 ·
894 阅读 ·
0 点赞 ·
0 评论 ·
2 收藏

数字集成电路与系统设计-电科 个人笔记(下)

第四章-第六章
原创
发布博客 2022.02.28 ·
316 阅读 ·
0 点赞 ·
0 评论 ·
4 收藏

数字集成电路与系统设计-电科 个人笔记(上)

第一章-第三章部分笔记
原创
发布博客 2022.02.27 ·
998 阅读 ·
0 点赞 ·
0 评论 ·
5 收藏