前言
之前网上的教程都是基于Vivado2018的,后来接手一个未完工的项目,是使用Vivado2020.1创建的,非常尴尬,只能打开,不能编辑。千辛万苦把2020.1安装好,当然此时不仅仅是Vivado2020.1了,而是vitis 2020.1。安装完,又发现之前熟悉的SDK怎么不见了,一番折腾之后原来是xilinx公司改变的策略,把PL与PS的开发直接分开了,一言难尽,还是按照老套路来干吧。
1、双击Vivado2020.1图标,在弹出的界面上,点击Quick Start 栏的Create Project,创建新项目

2、在弹出的界面,点击Next

3、修改一下项目名称和保存路径,点击Next

4、在弹出的界面选择项目类型,点击Next

5、在弹出的界面,选择使用的芯片,点击Next

6、在弹出的界面,检查一下芯片是否选对了,然后点击Finish

7、至此,空的工程就建好了,界面如下

8、往工程里面添加模块,在流程导航栏Flow Navigator下,找到IP INTEGRATOR,点击下面的Create Block Design

9、在弹窗中修改一下模块的名字,点击OK

10、整个界面就变成了下面这样,主要是在Diagram中添加各种IP核,用以设计

本文介绍了如何使用Vivado2020.1和Vitis创建一个ZYNQ7 Processing System的hello world项目。从创建新项目开始,详细讲解了配置ZYNQ IP、设置UART、DDR和时钟的过程,最后通过Vitis IDE完成硬件和应用项目的生成与编译。
最低0.47元/天 解锁文章
354

被折叠的 条评论
为什么被折叠?



