GT收发器第一篇_总体结构介绍

前言

之前写过一篇简单介绍GT的文章https://blog.csdn.net/m0_56222647/article/details/136730026,可以先通过这篇文章对整体进行简单了解一下。

GT收发器介绍

参考xilinx手册ug476

对于7系列的FPGA,共有3个系列,每个系列都有各自的高速收发器,称为吉比特收发器,即Gigabit Transceiver,简称为GT。
每个系列的GT叫法略有不同,分别为:A7 的GTP,V7的GTH,K7的GTX,少量V7的GTZ。它们之间的区别在于最高线速率不同,GTZ>GTH>GTX>GTP。结构大致相同。
以K7为例:
在这里插入图片描述
可见,一个K7的FPGA的Transceiver总体架构是由4个GTX QUAD,每个GTX QUAD包含4个GTX Channel,故该FPGA包含16个GTX Channel,也就说我们常说的,有16个GTX Transceiver。
一个GT QUAD组成如下:
在这里插入图片描述
一个QUAD由4个GTXE2_CHANNEL源语和一个GTXE2_COMMON原语构成。其GTXE2_COMMON原语包含一个QPLL,之所以叫做QPLL,其中的Q含义就是QUAD,即一个GTX QUAD公用的PLL。每一个GTXE2_CHANNEL原语由:1个Channel PLL,即CPLL,1个Transmitter,1个Receiver组成。之所叫叫CPLL,即Channel PLL,含义是每一个Channel单独拥有的PLL。
在这里插入图片描述
图中上半部分为Transmitter的结构,可见其由:PCS、PMA组成。Receiver也是由:PCS、PMA构成。Transmitter的数据流大致为:FPGA用户逻辑的数据,进入FPGA TX接口,进入PCS,再经过PMA,转换为高速串行数据输出。Receiver的数据流大致为:数据由PMA部分结构,转换为并行数据进入PCS,再经过RX接口输出给FPGA用户逻辑处理。
PMA(Physical Media Attachment, 物理媒介适配层) 的功能为:串并转换(图中的SIPO-串入并出和PISO-并入串出)和模拟部分;
PCS(Physical Coding Sublayer, 物理编码子层) 中的功能, 都是并行的数字电路处理。理论上说GTX的最小必要单元就是PMA, 其主要原因就是核心的模拟部分。 而PCS理论上可以全部由FPGA普通逻辑来实现。 当然作为硬核提供的PCS功能更多、 性能更好、 使用更方便。
PCS以及PMA使用的时钟来源于CPLL或者QPLL,经过分频提供给PCS以及PMA,如下图:

在这里插入图片描述

### 关于GT收发器的基础概念 GT收发器是一种广泛应用于现代通信系统的硬件模块,其核心功能依赖于SerDes技术。SerDes代表的是SERializer(串行器)和DESerializer(解串器),它们分别负责将数据从并行形式转换为串行形式或将串行数据还原为并行数据[^1]。 #### SerDes的工作原理 - **串行器(SERializer)**:在发送端,串行器的主要作用是将来自用户侧设备(如FPGA)的并行数据流转化为高效的串行信号以便通过物理介质传输。这种转化能够显著减少所需的引脚数量,从而降低设计复杂度和功耗。 - **解串器(DESerializer)**:在接收端,则需要执行相反的操作——即将接收到的串行比特流转回原始的并行格式供后续逻辑电路处理。这一过程通常伴随着其他辅助机制,比如加扰、解扰以及特定编码方案的应用来提升链路性能。 #### 编码方式及其意义 为了提高数据传输效率及可靠性,实际应用中的GT收发器常采用诸如8B/10B这样的编码方法。这种方法不仅增加了冗余用于错误检测,还确保了足够的信号变化频率以利于时钟恢复单元(CDR, Clock Data Recovery)正常运作[^3]: ```plaintext // 示例伪代码展示简单的8B/10B编码流程 function encode_8b_to_10b(input_byte): encoded_word = lookup_table[input_byte] return encoded_word ``` 上述函数展示了如何利用查找表实现基本的字节到十位单词映射。值得注意的是真实世界里这会涉及更复杂的算法考虑直流平衡等因素。 ### 综合运用实例分析 当我们在Vivado环境下针对具体项目配置Xilinx FPGA上的GTX/GTP组件时,除了理解理论外还需要关注具体的IP核设置与约束条件设定等问题[^2]。例如对于Aurora协议栈或者HDMI视频流这类应用场景而言,合理规划资源分配同时满足实时性需求显得尤为重要。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

顺子学不会FPGA

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值