电路的输出状态和当时输入有关,而且和电路原来输出状态有关,这类逻辑电路叫时序电路,RS触发器、D触发器、JK触发器都是简单的时序电路
钟控时序电路
寄存器
并行输入寄存器
- 并行输入寄存器工作原理:由四个D触发器构成四位数码寄存器。
- R端到来一个低电平,S端悬空高电平,D寄存器清零,随后R端保持高电平。
- CP上升沿到来时,此时R=S=1,寄存器接收由驱动端输入的数据(电平)并保持,称为待存数据存入寄存器并保持。
- 通过与门电路将数码输出,当新数码被接受脉冲(cp脉冲)送入寄存器后,原来存的数码被取代而清除。
移位寄存器
- 将寄存器所存的各位数据在时钟脉冲每次作用下向左或向右移动一位。
- 清零后用存数脉冲将待移数码送到各触发器的直接置位端,也可以由最低位触发器驱动端D0输入,由移位脉冲向高位逐渐移动实现寄存。
- 各位D触发器Q端与高一位触发器的D端相连,在第一个移位脉冲作用下,数码由低位向高位移动一位,在移位脉冲作用下,数码逐渐左移,先输出最高位,最后输出最低位,形成数据串,称为串行输出方式。四位数码需要四个移位脉冲才能完成。
四位寄存器74LS195
- 既可并行输入,输出,也可以左移。
SH/LD非(移位、置数选择)
- SH/LD非=0并行