他人解决方式:
AD封装导入PCB后,引脚间距报错,网友绝大部分都是这几种解决方式:
1.粗暴更改全部规则(太无脑了,且不方便布线)
2.Electrical -> Clearance右键新建规则,在Query Builder 查询管理器 中选择筛选条件,然后更改规则(亲测无用,版本AD13.3)
3.新版AD规则中,直接就有“忽略同一封装内报错”的选项,勾选就好了
然而,对于旧版来说,以上方式都无效
简文:
1.原理图添加NetClass
2.添加新规则,Query设置忽略或仅检查的属性(如忽略U4及周围网络,如仅检查U4)
正文
1.AD13.3旧版,打开Design Rules -> Electrical -> Clearance,Query Builder中选择InComonentClass选择All Components,然后打开Query Helper,在Query文本框中最后一个括号前,添加:Xor InComponent('U4')
2.或者直接在Query文本框中输入(IncomponentClass(‘All Components’) Xor InComponent(‘U4’))
3.或者添加新规则,Qurey选择需要忽略的元件和网络:(InComponent ('U1') OR InNetClass('NetClass'))。需要注意的是NetClass需要在原理图中设置:Place->Directives->Blanket放置相同属性框,然后放置NetClass到框上,就创建好了,改个NetClass名字到PCB中就能看到了。
原理:封装检测XOR忽略元件U4,也可以选择其他的筛选方式,如Net Class
完美解决。
吐槽一句
这个问题苦恼了很久,但是网络上的回答都是抄来抄去、转载,也是无语。。。。。。