rexstxndzjx
码龄2年
关注
提问 私信
  • 博客:5,838
    5,838
    总访问量
  • 3
    原创
  • 119,749
    排名
  • 53
    粉丝
  • 0
    铁粉
  • 学习成就

个人简介:在校学生

IP属地以运营商信息为准,境内显示到省(区、市),境外显示到国家(地区)
IP 属地:湖北省
  • 加入CSDN时间: 2022-08-27
博客简介:

m0_73464502的博客

查看详细资料
  • 原力等级
    成就
    当前等级
    1
    当前总分
    22
    当月
    23
个人成就
  • 获得41次点赞
  • 内容获得1次评论
  • 获得57次收藏
创作历程
  • 2篇
    2024年
  • 1篇
    2023年
成就勋章
TA的专栏
  • 数字系统设计实验
    1篇
兴趣领域 设置
  • 编程语言
    pythonjavac++c语言
  • 嵌入式
    单片机stm32mcu物联网嵌入式硬件
  • 硬件开发
    硬件工程pcb工艺
  • 学习和成长
    蓝桥杯业界资讯
  • 行业数字化
    金融教育电商社交电子
创作活动更多

HarmonyOS开发者社区有奖征文来啦!

用文字记录下您与HarmonyOS的故事。参与活动,还有机会赢奖,快来加入我们吧!

0人参与 去创作
  • 最近
  • 文章
  • 代码仓
  • 资源
  • 问答
  • 帖子
  • 视频
  • 课程
  • 关注/订阅/互动
  • 收藏
搜TA的内容
搜索 取消

中南民族大学数字系统设计实验报告与实验全套代码

发布资源 2024.11.09 ·
zip

数字系统设计实验-用状态机实现系序列检测器

状态机实现系列检测器
原创
发布博客 2024.11.09 ·
504 阅读 ·
3 点赞 ·
0 评论 ·
7 收藏

数字系统设计实验-用状态机实现系序列检测器

发布资源 2024.11.09 ·
zip

数字系统设计实验——双口RAM的使用

生成一个锁相环模块,将输入时钟进行5倍频并仿真。FPGA内部有RAM资源,可以配置为各种缓冲器。双口RAM是一种最常用的缓冲器,有2组总 线,一组总线写入,另外一组总线读出,所以称之为双口RAM,写入的速度和读出的速度可以不相同, 分别配置不同的时钟信号来控制写入和读出的速度。双口RAM属于一种常用的LPM模块。生成宽度为8bit,深度为16的双口RAM(即16个单元,每个单元8bit)。启动LPM模块生成工具。
原创
发布博客 2024.11.09 ·
739 阅读 ·
29 点赞 ·
0 评论 ·
18 收藏

数字系统设计实验-双口RAM的使用

发布资源 2024.11.09 ·
zip

STM32下载时keil提示“No target connected”的解决方法

1.一定要接外接电源!(很多新手就是没有供电!!正版ST Link注意接线的次序!3.在keil 5 中的配置4.在烧录时要先将boot0接1,烧录完第一次后再将boot0接0。
原创
发布博客 2023.07.21 ·
4585 阅读 ·
9 点赞 ·
1 评论 ·
30 收藏

基于STM32F429的植保无人机飞控系统的设计1.caj

发布资源 2022.11.02 ·