我的FPGA之路 - 入门篇(暨我的第一阶段学习总结 )

本文作者分享了自己踏入FPGA学习之路的经验,从选择黒金动力社区的DB2C8 FPGA开发板开始,通过《Verilog HDL扫盲文》学习硬件描述语言,并赞扬了夏宇闻老师的视频教程。作者强调Verilog不是编程,而是建模,并以实现流水灯为例,展示了并行操作的本质。
摘要由CSDN通过智能技术生成

        俗话说“工欲善其事,必先利其器”,根据以往我的嵌入式学习经验,购买开发板成为了首要任务。在查阅了各网友的帖子及大侠们的建议,比较了各厂家或团队的专注度和技术实力,最终选择了黒金动力社区的DB2C8 FPGA开发板。拿到板子后也证明了我的选择是正确的。全黑的包装盒,烫金的“黒金动力社区”字样,富有艺术气息的LOGO,和我以前买的死气沉沉的开发板完全不同,颇有点水果的味道。激动的掀开她的面纱,映入眼帘的这怎么能称之为开发板,简直就是一件精雕细琢的艺术品。甚至连附赠的光盘都穿上了与包装盒同风格的外衣。其内容也是相当的丰富,大量的原创教材,包括ALTERA官方及夏宇闻老师在内的视频教程,经过验证及仿真的经典例程甚至用视频记录了正确的运行结果,用心程度可见一斑。

        老老实实的从《Verilog HDL扫盲文》开始,了解了硬件描述语言的本质,为什么选择Verilog HDL,Verilog HDL的学习方法及用Verilog HDL建模的基本思路等,给我印象最深刻的是作者有一句话,“笔者比较喜欢把FPGA看成是一个巨大的“乐高积木资源库”,HDL 语言是组合这些积木的工具”。非常的形象,虽然我从事嵌入式软件,和C打交道多年,但还是能通过黒金的教程,很快的理解了并行操作、逻辑与时序等基本概念、并行操作的思想很重要,我认为这是与我之前从事的嵌入式C最本质的区别。我也用一句话来概括那就是:Verilog不是编程,而是建模。

     

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值