先说结论:
电压信号源,负载阻抗越高信号质量越好
电流信号源,负载阻抗越低信号质量越好。
分析:
以电压源为例,理想电压源内阻为0,此时无需考虑负载阻抗。但实际电压源多少都有内阻,这个内阻可以等效为一个理想电压源串联一个电阻。此时,外界所有负载都相当于和这个内部负载串联分压。所以外部阻抗越大,内阻分压就越少,这样就能得到完整的电压信号。比如485总线,理论上节点数可以达到256,因为字节最多可以存这么多个地址。但实际上由于其阻抗匹配的原因外接设备也就几十个。 假设内阻100R,每个外设输入阻抗1K,每接入一个外设就相当于并联一个1K电阻。
接第一个电阻,此时100R和1K分压,若电压源大小为5V,1K分得4.5V。接第二个电阻,此时100R和两个1K并联分压,也就是和500R分压,500R分得4.16V。接第三个,约分得3.83V···以此类推,外接设备总阻抗越来越小,分压越来越小,总有一天导致分得的电压不足以触发芯片的高电平(比如某芯片在电压超过2.5V时才判断是高电平),这就造成无法通信或通信质量不好,时断时续。
电流源同理,理想电流源应是断路,但实际上总会有一个较大的电阻和电流源并联。此时外接并联设备,如果外接设备阻抗较大,电流大部分被内阻分得,电流信号极小;当外接设备阻抗很小时,大部分电流被外设分得,这样就可以轻松触发信号。
所以设计电路才有了阻抗匹配这个过程。目的就是得到最佳的信号质量。
控制阻抗常用方法是在电路里串、并电容或电感。其阻抗大小和频率有关。