I2S协议总结

一、I2S总线接口

I2S 总线接口主要有 4 个主要信号:
1、SD:串行数据线,用于发送或接收两个时分复用的数据通道上的数据(仅半双工模式)
2、LRCLK:字段选择线,也称帧时钟(LRCLK)线,表明当前传输数据的声道,不同标准有不同的定义。 LRCLK线的频率等于采样频率(FS)。
3、BCLK:串行时钟线,也称位时钟(BCLK),数字音频的每一位数据都对应有一个 CK 脉冲,它的频率为: 2*采样频率*量化位数, 2 代表左右两个通道数据,BCLK一般从一个MCLK时钟分频下来,MCLK可以由主控的PLL或者其他时钟源提供
4、MCLK:有时为了使系统间能够更好地同步,还需要另外传输一个信号MCLK,称为主时钟,也叫系统时钟(Sys Clock),是采样频率的128倍,256倍或384倍,也叫过采样

二、常用标准

I2S Philips 标准

使用 LRC 信号来指示当前正在发送的数据所属的通道,为 0 时表示左通道数据。该信号从当前通道数据的第一个位(MSB)之前的一个时钟开始有效。发送方在时钟信号(CK)的下降沿改变数据,接收方在上升沿读取数据正如之前所说, LRC 线频率对于采样频率 FS,一个 LRC 线周期包括发送左声道和右声道数据

三、MCLK的选择

1、如果是16bit的采样,两通道数据?16 * 2 = 32fs,按照倍数的增加,会有如下的选择:64fs、128fs、256fs、512fs
2、如果是24bit的采样,两通道数据?24 * 2  = 48fs,按照倍数的增加,会有如下的选择:96fs、192fs、384fs、768fs

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值