高速硬件接口

DLM: dual-lane modules, 是双差分收和发对接口,共有4对差分总线,收和发各两对, 可以复用的总线: sgmii, qsgmii, rxaui,pcie,sata.

QLM: quad-lane modules, 是4差分收和发对接口,共有8对差分总线,收和发各4对, 可以复用的总线: sgmii, xaui, dxaui,rxaui, KR,XFI,pcie,ILA,ILK,XLAUI .

SGMII:  1.25Gbps波特率/差分对, 1Gbps数据速度, 1G以太的内部总线, 收和发各一对差分总线,有时和外部接口1000base-X复用.

QSGMII:  5Gbps波特率/差分对, 4Gbps数据速度, 4个1G以太的内部总线, 收和发各一对差分总线,

XAUI:   3.125Gbps波特率/差分对, 10Gbps数据速度, 10G以太的内部总线, 收和发各4对差分总线, 

RXAUI:  reduced XAUI,就是和XAUI功能一样,但总线减为一半,10G以太的内部总线, 收和发各2对差分总线,

DXAUI:  6.25Gbps波特率/差分, 20Gbps数据速度, 20G以太的内部总线, 收和发各4对差分总线, dual speed XAUI,

XGMII: 312.5Mbps 波特率/单端线,10Gbps数据,10G以太的内部总线, it composed from two 32-bit datapaths (Rx & Tx) and two four-bit control flows (Rxc and Txc), operating at 156.25 MHz DDR (312.5 MT/s).

XFI: 10.3125Gbps波特率/差分,10G以太网的外部接口,收和发各1对差分总线, 10Gbase-KR

XLAUI: 10.3125Gbps波特率/差分,40G以太网的外部接口,收和发各4对差分总线, 40Gbase-KR4

10G-KR: 10.3125Gbps波特率/差分,10Gbps数据速度,收和发各1对差分总线,

pcie: V1.0:2.5Gbps,V2.0:5Gbps, V3.0:8Gbps,波特率/差分/lane,速度依次倍增. 数据速率: V1.0:2Gbps, V2.0:4Gbps, V3.0:8Gbps.波特率指单对差分信号的速度,可以有多对差分,对应X1, X2,X4,X8,X16, 分别对应1对,2对,4对.8对,16对差分

sata: 3代标准,支持1代和2代,波特率分别为: 1.5Gbps,3Gbps,6Gbps. 对应标准 serial ATA 3.1, 以上速度是指每一对差分信号的速度.

ILA: the Interlaken Look-Aside interface unit, 波特率: 6.25Gbps/lane 或10.3125Gbps/lane 支持多lane,如X6,或X7

ILK:The Interlaken interface unit (ILK) ,波特率: 6.25Gbps/lane 或10.3125Gbps/lane 支持多lane,如X1/X2/X4/X8/X12
————————————————
版权声明:本文为CSDN博主「dbitc」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接:https://blog.csdn.net/dbitc/article/details/80639310

©️2020 CSDN 皮肤主题: 大白 设计师:CSDN官方博客 返回首页