数字后端
文章平均质量分 89
沧海一升
这个作者很懒,什么都没留下…
展开
-
IC Compiler指南——布图规划(一)
介绍了用ICC进行布图规划的概述 以及 初始化布图规划的流程。原创 2022-09-02 11:36:36 · 4641 阅读 · 0 评论 -
IC Compiler指南——数据准备
介绍如何用ICC完成数据设置,包括导入综合数据、导入物理设计数据、应用时序和优化控制等。原创 2022-08-24 17:31:53 · 4342 阅读 · 0 评论 -
Conformal ECO 流程介绍
对如何利用Conformal进行function ECO进行了介绍。原创 2022-01-29 10:33:19 · 9219 阅读 · 8 评论 -
数字后端——低功耗单元库
为了实现例如门控时钟,多电源电压,多阈值电压,门控电源等低功耗技术,芯片设计的单元库必须有一些特殊的器件来支持完成这些低功耗技术的实现。原创 2022-01-22 16:07:03 · 3713 阅读 · 1 评论 -
数字后端——可制造性设计
集成电路可制造性设计(Design For Manufacturability,DFM)学习原创 2021-12-15 18:09:05 · 4421 阅读 · 3 评论 -
数字后端——物理单元介绍
对后端实现中用到的物理单元进行介绍,包括tap cell,dcap cell等。原创 2021-12-06 14:56:20 · 10772 阅读 · 0 评论 -
数字后端——ECO
对ECO(engineering change order)进行简单介绍原创 2021-12-04 17:27:22 · 25273 阅读 · 2 评论 -
芯片面积估计方法
芯片面积预估的方法原创 2021-09-07 08:57:12 · 4165 阅读 · 0 评论 -
数字后端——时序验证
时序验证则是采用时序分析等方法验证设计是否满足时序收敛原创 2021-09-05 23:14:20 · 6313 阅读 · 1 评论 -
数字后端——低功耗设计物理实施
低功耗设计方案所涉及到的物理实施相关内容原创 2021-08-25 20:06:44 · 6053 阅读 · 3 评论 -
数字后端——信号完整性分析
随着光刻和集成电路制造工艺的不断进步,所有与信号完整性SI(signal integrity)相关的问题都变得更加严重。原创 2021-08-23 11:46:23 · 8561 阅读 · 0 评论 -
数字后端——布线
布线是继布局和时钟树综合之后的重要物理实施任务,其内容是将分布在芯片核内的模块、标准单元和输入输出接口单元( I /O pad)按逻辑关系进行互连,其要求是百分之百地完成它们之间的所有逻辑信号的互连,并为满足各种约束条件进行优化。原创 2021-08-20 16:55:43 · 8638 阅读 · 1 评论 -
数字后端——时钟树综合
在数字集成电路设计中,时钟信号是数据传输的基准,它对于同步数字系统的功能、性能和稳定性起决定性作用,所以时钟信号的特性及其分配网络尤被人们关注。原创 2021-08-18 14:01:50 · 13289 阅读 · 0 评论 -
数字后端——布局
由于I /O单元和模块的布放已经在布图规划时完成,因此布局的剩余任务主要是对标准单元的布局。原创 2021-08-15 12:29:47 · 2594 阅读 · 0 评论 -
数字后端——电源规划
数字IC后端设计电源规划的学习原创 2021-08-10 11:07:03 · 11837 阅读 · 0 评论 -
数字后端——布图规划
数字IC后端设计布图规划的学习原创 2021-08-09 16:40:11 · 6390 阅读 · 1 评论