数字IC
文章平均质量分 79
沧海一升
这个作者很懒,什么都没留下…
展开
-
芯片设计、流片、验证、成本的那些事
芯片设计、流片、验证、制造、成本的那些事。转载 2023-11-22 11:37:10 · 567 阅读 · 0 评论 -
芯片测试介绍
对芯片测试进行了介绍,包括CP和FT。原创 2023-10-07 16:16:54 · 865 阅读 · 0 评论 -
IC封装——从基本概念到TSV
对IC封装进行了介绍,包括连接方式以及集成方式,并对TSV关键工艺进行简单介绍。原创 2023-08-21 14:12:24 · 1121 阅读 · 0 评论 -
CMOS组合逻辑(二)
介绍有比逻辑和动态CMOS逻辑原创 2023-06-13 20:02:18 · 4402 阅读 · 0 评论 -
Verilog & Matlab 联合仿真
对Verilog & Matlab联合仿真验证流程进行了大致介绍。原创 2022-11-18 16:25:12 · 2404 阅读 · 2 评论 -
Verilog中case(1‘b1)的使用说明
对verilog中case语句的用法进行补充说明。原创 2022-07-06 10:27:08 · 6131 阅读 · 1 评论 -
ICer 常用网站推荐
ICer 常用网站推荐原创 2022-05-15 22:21:44 · 4621 阅读 · 0 评论 -
Conformal ECO 流程介绍
对如何利用Conformal进行function ECO进行了介绍。原创 2022-01-29 10:33:19 · 7411 阅读 · 5 评论 -
低功耗设计——功耗估算
简单介绍如何用power compiler进行功耗估算原创 2022-01-26 10:29:50 · 3545 阅读 · 0 评论 -
低功耗设计——基于UPF进行设计
对基于UPF的设计进行了简单的介绍原创 2022-01-26 09:27:07 · 15004 阅读 · 8 评论 -
快速上手SpyGlass——CDC检查
快速上手SpyGlass——CDC检查原创 2022-01-17 17:15:34 · 16822 阅读 · 0 评论 -
快速上手SpyGlass——基本流程
快速上手spyglass原创 2022-01-17 11:31:47 · 20804 阅读 · 3 评论 -
chisel快速入门(三)
简单介绍了chisel,使硬件开发者能快速上手chisel。原创 2021-11-19 18:07:59 · 978 阅读 · 0 评论 -
chisel快速入门(二)
简单介绍了chisel,使硬件开发者能快速上手chisel。原创 2021-11-19 11:43:03 · 1769 阅读 · 0 评论 -
chisel快速入门(一)
简单介绍了chisel,使硬件开发者能快速上手chisel。原创 2021-11-19 11:12:53 · 3052 阅读 · 0 评论 -
SRAM BIST技术学习
对SRAM BIST技术进行了介绍,包括故障类型、常见算法等。原创 2021-11-06 15:26:34 · 8146 阅读 · 8 评论 -
可测性设计技术
可测性设计技术学习,包括JTAG、BIST原创 2021-11-04 18:00:20 · 3725 阅读 · 0 评论 -
云服务器 VNC 远程连接
云服务器 VNC 远程连接 配置过程记录原创 2021-10-08 08:48:32 · 2331 阅读 · 0 评论 -
芯片面积估计方法
芯片面积预估的方法原创 2021-09-07 08:57:12 · 3362 阅读 · 0 评论 -
芯片生产流程
每个半导体产品的制造都需要数百个工艺,泛林集团将整个制造过程分为八个步骤:晶圆加工-氧化-光刻-刻蚀-薄膜沉积-互连-测试-封装。原创 2021-08-13 16:44:16 · 12126 阅读 · 3 评论 -
Datapath综合代码规范(Verilog)
代码规范原创 2021-07-10 13:38:57 · 1403 阅读 · 0 评论 -
verilog仿真——$test$plusargs 和 $value$plusargs
$test$plusargs 和 $value$plusargs原创 2021-07-07 11:34:47 · 693 阅读 · 0 评论 -
时钟切换处理(Verilog)
随着各种应用场景的限制,芯片在运行时往往需要在不同的应用下切换不同的时钟源,例如低功耗和高性能模式就分别需要低频率和高频率的时钟。两个时钟源有可能是同源且同步的,也有可能是不相关的。直接使用选择逻辑进行时钟切换大概率会导致分频时钟信号出现毛刺现象,所以时钟切换逻辑也需要进行特殊的处理原创 2021-06-29 08:50:36 · 7041 阅读 · 4 评论 -
Verilog 补码加法溢出判断及处理
补码加法溢出判断及处理原创 2021-04-29 09:16:54 · 6856 阅读 · 2 评论 -
Verdi 基础教程
Verdi基础原创 2021-04-26 11:41:55 · 35348 阅读 · 3 评论 -
任意小数分频设计
任意小数分频转载 2020-12-15 22:18:10 · 1941 阅读 · 0 评论 -
IC设计常见设计思想
常见设计思想原创 2020-11-07 20:44:07 · 709 阅读 · 0 评论 -
CMOS组合逻辑
介绍了静态互补CMOS逻辑原创 2020-07-20 09:03:14 · 3061 阅读 · 0 评论 -
(五)门级电路低功耗设计优化
(1)门级电路的功耗优化综述 门级电路的功耗优化(Gate Level Power Optimization,简称GLPO)是从已经映射的门级网表开始,对设计进行功耗的优化以满足功耗的约束,同时设计保持其性能,即满足设计规则和时序的要求。功耗优化前的设计是已经映射到工艺库的电路,如下图所示: 门级电路的功耗优化包括了设计总功耗,动态功耗以及漏电功耗的优化。对设计做优化时,...转载 2019-03-12 14:29:41 · 2664 阅读 · 1 评论 -
(四)RTL级低功耗设计
前面介绍了系统级的低功耗设计,换句话说就是在系统级降低功耗可以考虑的方面。系统级的低功耗设计,主要是由系统级设计、具有丰富经验的人员实现,虽然还轮不到我们设计,我们了解一下还是比较好的。我们前端设计人员的重点不在系统级设计上面,而是在RTL级(及综合)上面。下面我们就来介绍RTL编码与逻辑综合的低功耗设计,重点是门控时钟和操作数隔离技术。今天主要是讲解操作数和一些常见的方法;门控时钟由于内容比较多...转载 2019-03-12 14:28:05 · 1732 阅读 · 0 评论 -
(三)系统与架构级低功耗设计
前面讲解了使用EDA工具(主要是power compiler)进行功耗分析的流程,这里我们将介绍在数字IC中进行低功耗设计的方法,同时也结合EDA工具(主要是Design Compiler)如何实现。我们的讲解的低功耗设计主要是自顶向下的设计,也就是说,我们首先介绍在系统架构层面上如何进行低功耗设计(或者可以从哪些方面进行低功耗设计);然后我们在RTL层面和门级层面上介绍低功耗设计的方法,这两个种...转载 2019-03-12 14:26:30 · 1354 阅读 · 0 评论 -
(二)功耗的分析
前面学习了进行低功耗的目的个功耗的构成,今天就来分享一下功耗的分析。由于是面向数字IC前端设计的学习,所以这里的功耗分析是基于DC中的power compiler工具;更精确的功耗分析可以采用PT,关于PT的功耗分析可以查阅其他资料,这里不涉及使用PT的进行功耗分析。 (1)功耗分析与流程概述 上一个小节中讲解了功耗的构成,并且结合工艺库进行简要地介绍了功耗的计算。但是实际上,我们根本...转载 2019-03-12 14:25:16 · 6999 阅读 · 2 评论 -
(一)低功耗设计目的与功耗的类型
一、低功耗设计的目的1.便携性设备等需求 电子产品在我们生活中扮演了极其重要的作用,便携性的电子设备便是其中一种。便携性设备需要电池供电、需要消耗电池的能量。在同等电能提供下,低功耗设计的产品就能够工作更长的时间。时间的就是生命,因此低功耗设计是很重要的。便携性的设备需要低功耗设备,比如说手机,如果充电两小时,通话5分钟,这谁还买你的手机...2.可靠性与性能的影响 设备...转载 2019-03-12 14:22:38 · 2487 阅读 · 0 评论