DDR3 AXI4接口读写回环测试

本文档详细介绍了如何使用DDR3的AXI4接口进行读写回环测试,包括MIG IP配置、仿真分析及遇到的问题。在开发过程中,作者强调了AXI4总线协议的理解、地址间隔计算、写数据选通信号WSTRB的位宽匹配等关键点,并分享了错误示例及解决方案。
摘要由CSDN通过智能技术生成

        上篇blog中记录了DDR3提供的ui接口读写回环测试,非常方便的完成了整颗DDR颗粒的读写,官方提供的ui接口,让用户可以像操作普通RAM那样去便捷、高效的完成DDR读写开发。

        DDR3官方还提供了AXI4接口,这个需要在MIG中勾选上AXI4选项,下面针对AXI4接口读写DDR3进行相关记录。

        在使用DDR3的AXI4接口之前,先要熟悉AXI4总线协议,见本人blog《AXI基础知识学习》,在开发过程中,由于AXI4总线理解不足,出现了3处错误,导致开发持续进行了一周,后面细讲。

一、MIG的IP配置

        MIG配置仅一处与ui接口有区别:

二、仿真分析

        (坑1)五个通道的握手信号的右边沿(下降沿)一定要按照AXI4总线协议去对齐!!!!如下图中AW通道的awvalid信号和awready信号的下降沿必须对齐。

(1)AW通道,地址为28'h000_0000时,写地址握手。

评论 8
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

扣脑壳的FPGAer

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值