目录
相关概念
同步:在有效触发的情况下才执行。
异步:不受控制,立即执行。
1. 集成四位二进制计数器【74LVC161】
(1)逻辑符号:
- C R : CR: CR: 异步置0端。优先级最高
- P E : PE: PE:同步置数端。次高优先级
- T C : TC: TC:进位信号。
- C E P , C E T : CEP,CET: CEP,CET:输入使能端。同时为1,芯片才正常工作。
- C P : CP: CP:信号输入端。
- D 3 D 2 D 1 D 0 : D_3D_2D_1D_0: D3D2D1D0: 待置入信号。
(2)功能表:
2. 集成十进制计数器【74LS290】
(1)逻辑符号:
- C P 1 : CP_1: CP1:二进制计数器的时钟输入端。
- Q 0 : Q_0: Q0:二进制计数器的输出端。
- C P 2 : CP_2: CP2:五进制计数器的时钟输入端。
- Q 3 Q 2 Q 1 : Q_3Q_2Q_1: Q3Q2Q1:五进制计数器的输出端。000~100
- R 0 ( 1 ) R 0 ( 2 ) : R_{0(1)}R_{0(2)}: R0(1)R0(2): 异步清零。
- R 9 ( 1 ) R 9 ( 2 ) : R_{9(1)}R_{9(2)}: R9(1)R9(2): 异步置数。
(2)功能表:
项目 | 功能 |
---|---|
R 0全为1,R9不全为1 | 异步清零 |
R0不全为1 ,R 9全为1 | 异步置数 |
R0 R9都不全为1 | 计数 |
构成8421BCD码十进制计数器: Q 0 接 C P 2 Q_0接CP_2 Q0接CP2,输出 Q 3 Q 2 Q 1 Q 0 Q_3Q_2Q_1Q_0 Q3Q2Q1Q0
构成5421BCD码十进制计数器: Q 3 接 C P 1 Q_3接CP_1 Q3接CP1,输出 Q 0 Q 3 Q 2 Q 1 Q_0Q_3Q_2Q_1 Q0Q3Q2Q1
3. 集成十进制计数器【74LS390】
(1)逻辑符号:
(2)功能表:
4. 应用
(1) 构成模数较小的计数器
*这里以构成九进制和二十四计数器为例子
① 反馈清零法
-
适用情况:初始状态为0000的计数循环
-
解题方法:核心在 C R ‾ \overline{CR} CR。找到一个逻辑函数,使所有有效状态中,只有一个末状态为不同的函数值。并按这种逻辑关系把输出连起来,接回到 C R ‾ \overline{CR} CR端。
② 反馈置数法
- 适用情况:初始状态任意。
输出被置成什么数由 D 3 D 2 D 1 D 0 D_3D_2D_1D_0 D3D2D1D0决定。
- 解题方法:核心在 P E ‾ \overline{PE} PE。找到一个逻辑函数,使所有有效状态中,只有一个末状态为不同的函数值。并按这种逻辑关系把输出连起来,接回到 P E ‾ \overline{PE} PE端。
(2) 构成模数较大的计数器
增加一位,模扩大二倍
① 并行进位
低位片的进位作为高位片的使能。
- 工作原理: 每当A片达到最大值1111时,进位信号为1,B片工作一次,然后停止工作,等待下次A片最大值时,进位信号的到来。
② 串行进位
低位片的进位作为高位片的时钟。
- 工作原理: 当A片达到最大值1111时,进位信号1通过非门变为0,接着A片输出返回到0000状态,进位信号为0,通过非门为1。此时产生上升沿,B片工作一次。等待下一个A片由1111回到0000的时候再次工作。
(2) 构成分频器
(3) 构成序列信号发生器
计数器+数据选择器
(4) 构成脉冲分配器
计数器+译码器