
FPGAdemo分享
分享做过的FPGAdemo
ty_xiumud
有些时候,不是因为看到了希望才去坚持,而是坚持了,才看到希望。
展开
-
基于Verilog-HDL实现会呼吸的流水灯
本文之前写的结合基于Verilog实现呼吸灯以及至芯很久之前的视频,在腾讯课堂,免费的。实现了会呼吸的流水灯(纯粹感觉挺好玩的,工程以及实现的思路 关注公众号:果冻空间 回复:others-002 即可获得相关资料以及源码)看实现视频点这里1,思路分析具体实现思路参考之前的博文(代码看下文提供的),这里进行简单分析以及实现流水的简单介绍。具体读者可以直接参考源码与提供的PDF文件。这里进行一点说明,笔者在top文件中写了一些代码,一般情况下最好是封装成一个新的模块,这里因为不是很正式,就在top文.原创 2021-01-06 18:42:24 · 2843 阅读 · 4 评论 -
基于FPGA的简易DDS信号发生器的设计与验证
基于FPGA的简易DDS信号发生器的设计与验证一,理论介绍补充:举例理解二,代码实现一,理论介绍DDS 是直接数字式频率合成器(Direct Digital Synthesizer)的英文缩写,是一项关键的数字化技术。作为设计人员,我们习惯称它为信发生器,一般用它产生正弦、锯齿、方波等不同波形或不同频率的信号波形,在电子设计和测试中得到广泛应用。DDS 的基本结构主要由相位累加器、相位调制器、波形数据表 ROM、D/A 转换器等四大结构组成,其中较多设计还会在数模转换器之后增加一个低通滤波器。实现原创 2021-02-20 13:51:02 · 2049 阅读 · 2 评论 -
基于 FPGA 的智力抢答器设计
本文设计文档及源码将在公众号免费公布,关注公众号回复A-001获取题目简述:设计一个支持四选手抢答的智力抢答器,实现自动智力抢答判定的功能。并且将抢答过程的信息和抢答结果通过 LED 显示器显示。基本功能:1,4 个选手按下按键,在此期间内倒计时模块预设时间为 20s,超出 20s 时判断此次抢答违规,20s 以内按下按键,根据其按键快慢实现抢答功能。2,每位选手预设积分为 100,抢答成功者加 10 分,失败扣 10 分,其余选手不扣分;3,在每次抢答结束下一次抢答前清零,以便进行下一.原创 2020-05-27 10:13:23 · 2127 阅读 · 2 评论