【IC设计】奇数分频与偶数分频 电路设计(含讲解、RTL代码、Testbench代码)

本文详细介绍了偶数分频电路的设计原理,包括二分频和四分频的例子,并提供了Verilog代码实现。同时展示了如何通过计数器实现占空比为50%的奇数分频电路,包括三分频电路的RTL代码、Testbench代码以及仿真波形。

摘要生成于 C知道 ,由 DeepSeek-R1 满血版支持, 前往体验 >

原理分析

分频电路是将给定clk时钟信号频率降低为div_clk的电路,假设原时钟的频率为M Hz,分频后的时钟为N Hz,那么就称该分频电路为M/N分频。

如果M/N是奇数,实现该功能的电路就是奇数分频电路;
如果M/N是偶数,实现该功能的电路就是偶数分频电路。

频率和周期的对应关系:
由于频率f=1/T,因此二分频电路即M/N=(1/T1)/(1/T2) = T2/T1 = 2 ,即一个二分频后的时钟周期是原时钟周期的两倍。
同理,一个N分频后的时钟周期是原时钟的M/N倍。

偶数分频举例:
以两分频电路为例,由于周期为原先的两倍,那么只需要在clk每个上升沿到来时,div_clk翻转,就可以了。
以四分频电路为例,由于周期为原先的四倍,那么需要在clk每两个周期div_clk翻转一次。需要使用计数器来数clk过了几个周期。
同理,一个K分频电路,K为偶数,那么由于周期为原先的K倍,那么需要在clk每K/2个周期div_clk翻转一次

奇数分频举例:
以三分频电路为例,周期为原先的三倍。
如果对占空比(高电平占整个周期的比例)没有要求,我们可以令out_clk在clk的一个周期为高,两个周期为低,如此反复。

如果占空比为一半,那么就是每1.5个周期翻转一次,无法通过检测上升和下降沿来翻转,那么应该怎么做?
如图所示,我们的目标是每1.5个周期翻转一次,那么可以这样做,得到一个占空比为50%的奇数分频。

  1. 构造out_clk1和out_clk2信号,高电平都是1个周期,低电平都是2个周期,两个信号的区别是相差半个周期的相位。
  2. assign out_clk = out_clk1 | out_clk2
  3. out_clk就是分频的结果
    在这里插入图片描述
    同理,任意奇数分频都可以用类似的思路实现。因为3 5 7 9 11…总是可以分解成3=1+2,5=2+3,7=3+4,9=4+5…

实现和仿真

偶数分频的电路RTL代码

`timescale 1ns / 1ps

module divide_even
(
    rst_n,
    clk,
    div_clk,
);
    input rst_n;
    input clk;
    output reg div_clk;
    
    //位宽一般用系统函数来确定
    reg [5:0] cnt;
    
    parameter DIVIDE_NUM = 4;
    always@(posedge clk or negedge rst_n) begin
        if( ~rst_n ) begin
            cnt <= 0;
            div_clk <= 0;
        end else if( cnt == DIVIDE_NUM / 2 - 1 ) begin
            div_clk <= ~div_clk;
            cnt <= 0;
        end else begin
            cnt <= cnt + 1;
        end
    end
endmodule

偶数分频的电路Testbench代码

`timescale 1ns / 1ps

module tb_divide_even();
    reg clk;
    reg rst_n;
    wire div_clk;
    initial begin
        clk = 0;
        rst_n = 0;
        #48;
        rst_n = 1;
        #203;        
        $stop;
    end    
    divide_even divide_even_u0
    (
        .clk(clk),
        .rst_n(rst_n),
        .div_clk(div_clk)    
    );
    always #5 clk = ~clk;
endmodule

偶数分频的电路仿真波形

在这里插入图片描述

占空比为50%的三分频电路RTL代码

`timescale 1ns / 1ps

module divide_3(
    clk,
    rst_n,
    div_clk
);
    input clk;
    input rst_n;
    output div_clk;
    
    reg out_clk1;
    reg out_clk2;
    
    reg [1:0] cnt1;
    reg [1:0] cnt2;
    
    //第一个always负责out_clk1的值
    always@(posedge clk or negedge rst_n) begin
        if(~rst_n) begin
            cnt1     <= 2'b0;
            out_clk1 <= 0;
        end
        else if(out_clk1 == 1) begin             
            cnt1 <= 2'b0;
            out_clk1 <= ~out_clk1;      
        end else if(out_clk1 == 0) begin
            if(cnt1 == 1) begin
                cnt1 <= 2'b0;
                out_clk1 <= ~out_clk1;
            end else begin
                cnt1 <= cnt1 + 1;
            end
        end
    end
    
    //第二个always负责out_clk2的值
    always@(negedge clk or negedge rst_n) begin
        if(~rst_n) begin
            cnt2     <= 2'b0;
            out_clk2 <= 0;
        end
        else if(out_clk2 == 1) begin 
            cnt2 <= 2'b0;
            out_clk2 <= ~out_clk2;
        end else if(out_clk2 == 0) begin
            if(cnt2 == 1) begin
                cnt2 <= 2'b0;
                out_clk2 <= ~out_clk2;
            end else begin
                cnt2 <= cnt2 + 1;
            end
        end
    end
    
    assign div_clk = out_clk1 | out_clk2;

endmodule

占空比为50%的三分频电路Testbench代码

`timescale 1ns / 1ps

module tb_divide_3();
    reg clk,rst_n;
    wire div_clk;
    
    initial begin
        rst_n = 0;
        clk = 0;
        #48;
        rst_n = 1;
        #202;
        $stop;
    end
    
    divide_3 divide_3_u0
    (
        .clk(clk),
        .rst_n(rst_n),
        .div_clk(div_clk)
    );
    
    //10ns一个周期,100MHz
    always #5 clk = ~clk;
    
endmodule

占空比为50%的三分频电路仿真波形

在这里插入图片描述

参考资料

  1. 正点原子逻辑设计指南
  2. B站 FPGA探索者 牛客Verilog刷题 奇数分频
### Verilog奇数分频偶数分频的实现 #### 奇数分频的理解 分频的本质是对输入时钟信号进行频率降低的操作。对于奇数分频,其核心在于通过计数器控制输出信号的状态切换时间点[^1]。由于奇数无法被二整除,因此需要引入占空比的概念来调整高电平和低电平的时间比例。 以下是基于计数器的奇数分频实现方法: ```verilog module odd_divider ( input wire clk, // 输入时钟 input wire reset, // 复位信号 output reg out_clk // 输出时钟 ); parameter DIV_FACTOR = 5; // 设定分频系数为奇数 (例如 5) reg [3:0] counter; always @(posedge clk or posedge reset) begin if (reset) begin counter <= 0; out_clk <= 0; end else begin if (counter == DIV_FACTOR - 1) begin counter <= 0; out_clk <= ~out_clk; // 切换输出状态 end else begin counter <= counter + 1; end end end endmodule ``` 上述代码实现了对输入时钟 `clk` 的奇数分频操作,其中 `DIV_FACTOR` 是设定的分频因子[^2]。当计数值达到 `(DIV_FACTOR - 1)` 时,翻转输出信号并重置计数器。 --- #### 偶数分频的理解 偶数分频相对较为简单,因为偶数可以被二整除,从而能够自然地形成 50% 占空比的输出波形。其实现方式同样依赖于计数器,但在计数过程中无需额外处理占空比问题。 以下是基于计数器的偶数分频实现方法: ```verilog module even_divider ( input wire clk, // 输入时钟 input wire reset, // 复位信号 output reg out_clk // 输出时钟 ); parameter DIV_FACTOR = 8; // 设定分频系数为偶数 (例如 8) reg [$clog2(DIV_FACTOR)-1:0] counter; always @(posedge clk or posedge reset) begin if (reset) begin counter <= 0; out_clk <= 0; end else begin if (counter == DIV_FACTOR / 2 - 1) begin counter <= 0; out_clk <= ~out_clk; // 切换输出状态 end else begin counter <= counter + 1; end end end endmodule ``` 此模块中的 `DIV_FACTOR` 表示偶数分频因子。每当计数值到达 `DIV_FACTOR / 2 - 1` 时,输出信号会自动翻转次,从而完成偶数分频的功能。 --- #### 关键区别总结 - **奇数分频**:需手动调节高低电平的比例以满足特定占空比需求。 - **偶数分频**:天然支持 50% 占空比,简化了设计逻辑。 两种方法均利用计数器作为基础工具,在实际应用中可根据具体场景灵活选用不同的分频策略。 ---
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

农民真快落

我琢磨着也没人给我打赏呀。。

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值