ASIC中的总线

16 篇文章 55 订阅 ¥19.90 ¥99.00
本文详细介绍了数字系统中的片上总线,特别是DDR、APB、AHB和AXI总线的行为、传输原理以及性能比较。讨论了DDR的读写操作、突发长度、Bank Interleave策略,APB的读写过程,AHB的M/S结构、突发传输和流量控制,以及AXI的CMD Outstanding、Out-of-Order传输等特性。通过对总线的理解,探讨了如何提高片上数据传输效率。
摘要由CSDN通过智能技术生成

0. 数字系统实例

在这里插入图片描述

  • 总线作用:
    • 各个模块间高速互联
    • 便于模块拓展
    • 大厂家统一协议,方便协作
  • APB绿线完成IP、简单外设的寄存器配置。
  • 数据大量交互都在DDR中完成、空间以G为单位,Cache和CPU直接相连、空间较小几百K。

1. DDR行为

1.1 DDR架构

在这里插入图片描述

  • DDR容量较大,有多个BANK作为存储区域
  • 访问时先选中某一bank的某行,之后再发送列地址,从而对某一些数据进行读写。一个bank只有一个列可以被访问,打开新的列必须先关闭该bank之前被打开的列。多个bank直接的访问没有干涉。
  • DDR的地址线Address是复用的。
  • SRAM是直接选中地址进行读写,静态RAM不需要刷新数据、DDR
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

Arist9612

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值