VIVADO+FPGA调试记录

本文介绍了在使用Vivado和Vitis进行FPGA开发时遇到的问题,如编译时头文件缺失、AXI接口相关错误以及ILA波形一致性问题,提供了相应的解决步骤和路径调整方法。
摘要由CSDN通过智能技术生成

vitis编译vivado导出的硬件平台,提示’xxxx.h file cant find’

此硬件平台中,包含有AXI接口类型的ip。在vitis编译硬件平台时,经常会报错,常用的解决方法是,按照下图修改对应文件夹下的makefile文件

INCLUDEFILES=$(wildcard *.h)
LIBSOURCES=$(wildcard *.c)
OUTS = $(wildcard *.o)

在这里插入图片描述
1.路径 hw/drivers/ip_name/src下的makefile
在这里插入图片描述
2. 路径 ps7_cortexa9_0/standalone_domain/bsp/ps7_cortexa9_0/libsrc/ip_name/src
在这里插入图片描述
3.路径zynq_fsbl_bsp/ps7_cortexa9_0/libsrc/ip_name/src

在这里插入图片描述

VITIS内定义的头文件找不到

此头文件是在vitis内部创建的,并不包含axi接口
在这里插入图片描述
解决方法:在应用工程上右键单击,单击properties。
在这里插入图片描述
找到C/C++ General --> Paths and Symbols,在右边的Includes选项卡上点击Add按钮:
在这里插入图片描述
点击Workspace按钮,选择包含头文件的文件夹
在这里插入图片描述
即可编译成功
在这里插入图片描述

VIVADO使用ila抓取波形时,会出现ltx文件和bit文件不一致

在这里插入图片描述
解决方法:

  1. 打开实现,并且在工程目录下的xxxxx.runs文件夹下找到对应的ltx文件
    在这里插入图片描述
  2. 输入tcl脚本指令,重新创建对应的ltx文件,之形完毕后会给出新创建的ltx文件路径
write_debug_probes -force xxxxx.ltx
  1. 在hardware manage下,选中FPGA芯片,重新编程,并导入新的ltx文件
    在这里插入图片描述
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值