几种常见触发器简介分析

图源来自网络,侵权请联系。

  1. 基本RS触发器(与非门)

在这里插入图片描述
分析:当S和R输入都是0的时候,那么与门只受Q和Q非的影响;当S输入为1,R输入为零的时候,很显然(G2接收到S非为零,那么整个与门输出为1)G2输出为1,那么G1输出为0;同理可以推出S输入为0,R输入为1时的情况;当S和R的输入都是1是,两个与门都接收到0,那么输出都为1,很显然这不符合Q和Q非一个为0一个为1的情况。(尤其是当S和R突然从全1状态变为全0状态后,输出端受S和R信号传到与门的快慢影响)
下面举例一个基本RS触发器的波形
在这里插入图片描述

  1. 同步D触发器在这里插入图片描述
    分析:同步D触发器在基本RS触发器的基础上添加了时钟脉冲(有利于保证输入信号同时进入与门发挥作用),该触发器也避免了输入相同的情况,图示触发器受时钟脉冲上升沿控制。
    下面以一个波形加深理解
    在这里插入图片描述

  2. 主从型触发器
    主从RS触发器
    在这里插入图片描述
    注:以上表格数据变化均发生在时钟下降沿到来时。
    分析:当时钟上升沿到来时,主触发器开始发生直到下降沿到来时,主触发器不再变化,从触发器开始发生变化。
    下面以一个波形图为例进行分析

在这里插入图片描述
分析:当第一个上升沿到来时,主触发器Q’输出高电平,下降沿到来时,从触发器Q输出高电平,当第二个上升沿到来时,主触发器变为下降沿,从触发器变为下降沿。主触发器在整个高电平期间都可能发生变化,从触发器只在下降沿瞬间发生变化。
注意:但是主从型RS触发器并未改变RS输入同时为1时的限制。在分析波形图时不能只看下降沿到来时的RS值。
主从型JK触发器
在这里插入图片描述
注:以上状态变化均发生在时钟下降沿到来时。分析:主从型JK触发器有效地解决了输入端同时为1的情况。以下做简要分析,当JK均为0时,主触发器保持原来状态不变,那么从触发器也保持原来状态不变;当J为1,K为0时,当Q为1时,主触发器相当于输入端同时为0,保持原来状态不变,当Q为0时,主触发器J端相当于输入1,K端输入0,那么主触发器Q端输出1,下降沿到来时,从触发器Q端输出1;当J和K都输入1时,从触发器Q为0时,相当于主触发器J端输入1,K端输入为0,那么从触发器Q端输出1;当J和K都为1,从触发器Q端为1时,相当于主触发器J端输入0,K端输入1,则从触发器Q端输出0。
一次反转问题:在一个时钟变化周期内,主触发器最多只会发生一次变化,因为主触发器一端输入(由于从触发器输出端的返回)肯定为0,另一端输入为1时发生变化,输入为0则保持不变。
注意:波形判断时,也不可以仅仅依靠表格信息。
在这里插入图片描述

  • 15
    点赞
  • 62
    收藏
    觉得还不错? 一键收藏
  • 3
    评论
评论 3
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值