迹爱
码龄5年
关注
提问 私信
  • 博客:989
    989
    总访问量
  • 1
    原创
  • 2,024,834
    排名
  • 3
    粉丝
  • 0
    铁粉
IP属地以运营商信息为准,境内显示到省(区、市),境外显示到国家(地区)
IP 属地:广西
  • 加入CSDN时间: 2020-05-11
博客简介:

qq_47731416的博客

查看详细资料
个人成就
  • 获得4次点赞
  • 内容获得0次评论
  • 获得0次收藏
创作历程
  • 1篇
    2020年
成就勋章
兴趣领域 设置
  • 嵌入式
    嵌入式硬件
创作活动更多

开源数据库 KWDB 社区征文大赛,赢取千元创作基金!

提交参赛作品,有机会冲刺至高2000元的创作基金,快来参与吧!

去参加
  • 最近
  • 文章
  • 代码仓
  • 资源
  • 问答
  • 帖子
  • 视频
  • 课程
  • 关注/订阅/互动
  • 收藏
搜TA的内容
搜索 取消

[STM32]对于学习中断后的总结笔记

[STM32]中断的基本原理与程序解读 STM32F1xx官方资料: NVIC中断优先级管理 首先我们要先了解CM3(cortex-M3)内核的一些中断知识,那它到底有多少中断呢? 那对于STM32F103系列的可屏蔽中断有哪些呢?可屏蔽中断又是什么意思呢? 首先,下面就是从中文参考手册所截取下来的60个可屏蔽中断: 现在我就来解释什么是可屏蔽中断: 可屏蔽中断由有中断能力的外围设备所产生,包括处在定时模式的定时器溢出。每个可屏蔽中断源可以由中断使能位所单独关闭,或者由由状态寄存器中的通用中断使能位一
原创
发布博客 2020.06.08 ·
987 阅读 ·
4 点赞 ·
0 评论 ·
0 收藏